ZHCSLM0B May 2020 – December 2025 LMK5B12204
PRODUCTION DATA
每個(gè)時(shí)鐘輸出可單獨(dú)配置為一個(gè)差分驅(qū)動(dòng)器 (AC-LVDS/CML/LVPECL)、HCSL 驅(qū)動(dòng)器,或 1.8V LVCMOS 驅(qū)動(dòng)器(每對(duì)兩個(gè))??梢越梦词褂玫臅r(shí)鐘輸出來省電。
每個(gè)輸出通道都有自己的內(nèi)部 LDO 穩(wěn)壓器,可提供出色的 PSNR 并更大限度減少由電源噪聲引起的抖動(dòng)和雜散。每個(gè) OUT[0:3] 通道都有一個(gè)輸出電源引腳 (VDDO[0:3])。每個(gè)輸出電源可由 1.8V、2.5V 或 3.3V 電源單獨(dú)供電,從而獲得差分或 HCSL 輸出,或者由 1.8V 電源供電來獲得 LVCMOS 輸出。
對(duì)于差分和 HCSL 驅(qū)動(dòng)器模式,由于通道存在內(nèi)部 LDO 穩(wěn)壓器,輸出時(shí)鐘規(guī)格(例如輸出擺幅、相位噪聲和抖動(dòng))對(duì) VDDO_x 電壓不敏感。當(dāng)輸出通道處于未通電狀態(tài)時(shí),通道的輸出不會(huì)生成任何時(shí)鐘。
| OUTx_FMT (R51[5:0] / R52[5:0] / R54[5:0] / R55[5:0] / R57[5:0] / R59[5:0] / R61[5:0] / R63[5:0]) | 輸出格式(1) |
|---|---|
| 0x00 | 禁用(斷電) |
| 0x10 | AC-LVDS |
| 0x14 | AC-CML |
| 0x18 | AC-LVPECL |
| 0x2C | HCSL(外部 50Ω 至 GND) |
| 0x2D | HCSL(內(nèi)部 50Ω 至 GND) |
| 0x30 | LVCMOS (HiZ/HiZ) |
| 0x32 | LVCMOS (HiZ/–) |
| 0x33 | LVCMOS (HiZ/+) |
| 0x35 | LVCMOS(低/低) |
| 0x38 | LVCMOS (–/HiZ) |
| 0x3A | LVCMOS (–/–) |
| 0x3B | LVCMOS (–/+) |
| 0x3C | LVCMOS (+/HiZ) |
| 0x3E | LVCMOS (+/–) |
| 0x3F | LVCMOS (+/+) |