ZHCSZ40A June 2025 – October 2025 DLPC6422
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 參數(shù) | 測試條件 | 從(輸入) | 至(輸出) | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|---|
| fclock | 時鐘頻率,SSPx_CLK | 不適用 | SSPx_CLK | 73 | 25000 | kHz | |
| tc | 周期時間,SSPx_CLK | 不適用 | SSPx_CLK | 0.040 | 13.6 | μs | |
| tW(H) | 脈沖持續(xù)時間,高電平 | 50% 至 50% 基準點(信號) | 不適用 | SSPx_CLK | 40% | ||
| tW(L) | 脈沖持續(xù)時間,低電平 | 50% 至 50% 基準點(信號) | 不適用 | SSPx_CLK | 40% | ||
| 主要 SSP(1) | |||||||
| tpd | 輸出傳播,時鐘到 Q,SSPx_DO(2) | SSPx_CLK↓ | SSPx_DO | -5 | 5 | ns | |
| tpd | 輸出傳播,時鐘到 Q,SSPx_DO(2) | SSPx_CLK↑ | SSPx_DO | -5 | 5 | ns | |
| 輔助 SSP(1) | |||||||
| tpd | 輸出傳播,時鐘到 Q,SSPx_DO(2) | SSPx_CLK↓ | SSPx_DO | 0 | 34 | ns | |
| tpd | 輸出傳播,時鐘到 Q,SSPx_DO(2) | SSPx_CLK↑ | SSPx_DO | 0 | 34 | ns | |
| SPI 時鐘模式 | SPI 時鐘極性 (CPOL) | SPI 時鐘相位 (CPHA) |
|---|---|---|
| 0 | 0 | 0 |
| 1 | 0 | 1 |
| 2 | 1 | 0 |
| 3 | 1 | 1 |