ZHCSZ40A June 2025 – October 2025 DLPC6422
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
DLPC6422 控制器提供三個外部程序存儲器芯片選項:
閃存和 SRAM 訪問時序可通過軟件編程多達 31 個等待狀態(tài)。等待狀態(tài)分辨率在正常模式下為 6.7ns,在低功耗模式下為 53.33ns。典型閃存訪問時間的等待狀態(tài)程序值如表 6-4 所示。
| 正常模式(1) | 低功耗模式(1) | |
|---|---|---|
| 計算所需等待狀態(tài)值的公式 | = 向上取整(器件訪問時間 / 6.7ns) | = 向上取整(器件訪問時間 / 53.33ns) |
| 支持的最長設(shè)備訪問時間 | 207ns | 1660ns |
請注意,當將另一個器件(例如 SRAM 或其他閃存)與引導閃存結(jié)合使用時,必須注意保持分支走線長度較短,并盡可能靠近布線路徑的閃存端。
DLPC6422 控制器提供了足夠的程序存儲器地址引腳,可支持高達 128Mb 的閃存或 SRAM 器件。對于不需要此容量的系統(tǒng),最多可以使用兩個地址引腳作為 GPIO。具體而言,兩個最高有效地址位(例如 PM_ADDR_22 和 PM_ADDR_21)分別在引腳 GPIO_36 和 GPIO_35 上共享。與其他 GPIO 引腳一樣,這些引腳在復位后以高阻抗輸入狀態(tài)懸空;因此,如果這些 GPIO 引腳要重新配置為程序存儲器地址引腳,需要配置板級下拉電阻器來防止任何閃存地址位懸空,軟件才能將這些引腳從 GPIO 重新配置為程序存儲器地址。另請注意,在軟件將引腳從 GPIO 重新配置為程序存儲器地址之前,無法訪問閃存的高地址區(qū)域。
表 6-5 展示了不同閃存容量下典型的 GPIO_35 和 GPIO36 引腳配置。
| 閃存大小 | GPIO_36 引腳配置 | GPIO_35 引腳配置 |
|---|---|---|
| 32Mb 或更少 | GPIO_36 | GPIO_35 |
| 64Mb | GPIO_36 | PM_ADDR_21(1) |
| 128Mb | PM_ADDR_22(1) | PM_ADDR_21(1) |