ZHCSZ40A June 2025 – October 2025 DLPC6422
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 參數(shù) | 測(cè)試條件 | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| fclock | 時(shí)鐘頻率,P3_CLK | 27 | 54 | MHz | |
| tc | 周期時(shí)間,P3_CLK | 18.5 | 37.1 | ns | |
| tW(H) | 脈沖持續(xù)時(shí)間,高電平 | 50% 至 50% 基準(zhǔn)點(diǎn)(信號(hào)) | 7.4 | ns | |
| tW(L) | 脈沖持續(xù)時(shí)間,低電平 | 50% 至 50% 基準(zhǔn)點(diǎn)(信號(hào)) | 7.4 | ns | |
| tjp | 時(shí)鐘周期抖動(dòng),P3_CLK | 最大 ?clock | 請(qǐng)參閱(1) | 請(qǐng)參閱(1) | ps |
| tt | 切換時(shí)間,tt= tf/tr,P3_CLK | 20% 至 80% 基準(zhǔn)點(diǎn)(信號(hào)) | 1.0 | 5.0 | ns |
| tt | 切換時(shí)間,tt= tf/tr,P3_DATA(9-0) | 20% 至 80% 基準(zhǔn)點(diǎn)(信號(hào)) | 1.0 | 5.0 | ns |
| tsu | 建立時(shí)間,P3_DATA(9-0) 在 P3_CLK↑↓ 前有效 | 2.0 | ns | ||
| th | 保持時(shí)間,P3_DATA(9-0) 在 P3_CLK↑↓ 后有效 | 2.0 | ns | ||