ZHCSZ40A June 2025 – October 2025 DLPC6422
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
盡管 DLPC6422 控制器需要一系列電源電壓(1.1V1.15V、1.8V、3.3V),但沒(méi)有對(duì)加電和斷電場(chǎng)景的電源時(shí)序相對(duì)順序加以限制。同樣地,對(duì)于 DLP 控制器的不同電源,在加電或斷電之間也沒(méi)有最短時(shí)間要求。但請(qǐng)注意,與 DLP 控制器共享電源的器件存在電源時(shí)序要求的情況并不少見。
通常,DLPC6422 控制器加電時(shí)序由外部硬件處理。外部電源監(jiān)測(cè)器在加電期間將控制器保持在系統(tǒng)復(fù)位狀態(tài)(即 POSENSE = 0)。此時(shí)所有 DLP 控制器 I/O 均處于三態(tài)。當(dāng) POSENSE 從低電平切換到高電平時(shí),初級(jí) PLL (PLLM1) 解除復(fù)位狀態(tài),但控制器會(huì)使器件的其余部分保持復(fù)位狀態(tài)額外 60ms,以便 PLL 完成輸出的鎖定與穩(wěn)定。經(jīng)過(guò)這 60ms 延遲后,與 ARM-9 相關(guān)的內(nèi)部復(fù)位才會(huì)解除,微處理器隨即開始執(zhí)行啟動(dòng)例程。
圖 7-4 系統(tǒng)加電序列