ZHCAAK8A September 2018 – August 2021 AFE7684 , AFE7685 , AFE7686
在 Matlab 中進(jìn)行插值和 16 位量化后,使用 HSDCPRO 軟件將測試模式加載到 TSW14J56EVM 的外置 DDR 存儲器中。TSW14J56EVM 通過 JESD204B 接口將數(shù)據(jù)傳輸?shù)?AFE76xxEVM,如圖 2-1 所示。
在 AFE76xx 器件內(nèi),使用數(shù)字上變頻轉(zhuǎn)換器塊 (DUC) 對數(shù)據(jù)進(jìn)行進(jìn)一步處理。DUC 對數(shù)據(jù)進(jìn)行過濾并將采樣率提高 18 倍,從而將數(shù)據(jù)速率提升至 8847.36MHz。在此設(shè)計(jì)中,通過集成式 PLL 和 VCO 生成數(shù)據(jù)時鐘,但數(shù)據(jù)時鐘也可來自外部。進(jìn)行插值后,DUC 將數(shù)據(jù)與通過數(shù)控振蕩器 (NCO) 生成的載波混合。在此設(shè)計(jì)中,載波的頻率設(shè)置為 1.8GHz,但也可設(shè)置為 0 到奈奎斯特頻率之間的任何頻率。值得注意的是,混合全部在數(shù)字域中完成,因此沒有邊帶圖像或載波頻率饋通。
在 DUC 中進(jìn)行數(shù)字處理后,數(shù)據(jù)轉(zhuǎn)換為模擬波形,DAC 以 8.847GHz 的采樣率運(yùn)行。圖 2-2 所示為 AFE76xx 器件中的發(fā)送器數(shù)據(jù)路徑。
圖 2-2 AFE76xx 中的發(fā)送器數(shù)據(jù)路徑