ZHCAA80B December 2019 – April 2021 AFE7920 , AFE7921 , AFE7988 , AFE7989
對于高速信號,布線阻抗需設(shè)計(jì)為可最大限度地減小布線中的信號反射。設(shè)計(jì)高速信號時(shí),需要考慮兩種類型的布線阻抗。單端阻抗是以地為基準(zhǔn)的布線阻抗。差分阻抗是兩個(gè)差分對信號布線之間的阻抗。
高速協(xié)議旨在確定布線的單端阻抗和差分布線阻抗以及阻抗容差(例如,50Ω ±15%)。為了使設(shè)計(jì)免受 PCB 制造誤差和缺陷的影響,布線阻抗應(yīng)設(shè)計(jì)為可最大限度地接近推薦值。布線的幾何形狀、PCB 材料的介電常數(shù)和布線周圍的層都會影響信號布線的阻抗。
有許多工具可用于計(jì)算高速布線上的布線阻抗。大部分電路板制造商都有首選工具,PCB 設(shè)計(jì)人員可以使用這些工具來計(jì)算阻抗,另外,網(wǎng)上也有許多工具可用。