ZHCSYT5 August 2025 TPS6521505-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
此引腳的功能由 MFP_1_CONFIG 中的 VSEL_DDR_SD 來(lái)配置。
當(dāng)配置為 VSEL_SD 時(shí),LDO1 由引腳控制。上電后不得更改配置。
VSEL_SD/VSEL_DDR 配置為“VSEL_SD”:SD 卡 IO 選擇:
可以通過(guò)寫(xiě)入 MFP_1_CONFIG 寄存器中的 VSEL_SD_POLARITY 位來(lái)配置此引腳的極性。切換引腳會(huì)改變所選 LDO 的輸出電壓,使其在硬編碼的 1.8V 和 LDOx_VOUT 中配置的電壓之間改變。對(duì)于 SD 卡 IO 電源,LDOx_VOUT 必須配置為 3.3V。VSEL_SD 狀態(tài)的改變不會(huì)導(dǎo)致?tīng)顟B(tài)轉(zhuǎn)換。
將 VSEL_SD/VSEL_DDR 配置為“VSEL_DDR”:
將此引腳拉為高電平會(huì)將 BUCK3 的輸出電壓設(shè)置為 1.35V (DDR3LV),使該引腳懸空會(huì)將 BUCK3 的輸出電壓設(shè)置為 1.2V(DDR4,LP-DDR3,部分 LP-DDR2),將該引腳拉為低電平會(huì)將 Buck3 的輸出電壓設(shè)置為 BUCK3_VOUT 中配置的電壓。對(duì)于 LP-DDR4,BUCK3_VOUT 必須配置為 1.1V。
下表顯示了各種組合。
引腳配置 (VSEL_DDR_SD) |
引腳極性 (VSEL_SD_POLARITY) |
電源軌選擇 |
引腳狀態(tài) (原理圖) |
I2C 控制 (VSEL_SD_I2C_CTRL) |
結(jié)果函數(shù) |
|---|---|---|---|---|---|
| DDR | 不適用 | LDO1 (通過(guò) I2C 控制) |
L | 0h:LDOx = 1.8V 1h:LDOx = LDOx_VSET |
BUCK3 = Buck3_VSET |
| DDR | 不適用 | LDO1 (通過(guò) I2C 控制) |
開(kāi)路 | 0h:LDOx = 1.8V 1h:LDOx = LDOx_VSET |
BUCK3 = 1.2V |
| DDR | 不適用 | LDO1 (通過(guò) I2C 控制) |
H | 0h:LDOx = 1.8V 1h:LDOx = LDOx_VSET |
BUCK3 = 1.35 |
| SD | 0 | LDO1 | L | x | LDO1 = 1.8V(LDO 模式) |
| SD | 0 | LDO1 | H | x | LDO1 = LDO1_VSET |
| SD | 1 | LDO1 | L | x | LDO1 = LDO1_VSET |
| SD | 1 | LDO1 | H | x | LDO1 = 1.8V(LDO 模式) |