ZHCSZ56A July 2025 – November 2025 DP83TC815-Q1
PRODUCTION DATA
| 參數(shù) | 測試條件 | 最小值 | 標(biāo)稱值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| MII 時序 | ||||||
| T1.1 | TX_CLK 高電平/低電平時間 | 16 | 20 | 24 | ns | |
| T1.2 | TX_D[3:0],TX_ER、TX_EN 設(shè)置為 TX_CLK | 10 | ns | |||
| T1.3 | TX_D[3:0],來自 TX_CLK 的 TX_ER、TX_EN 保持 | 0 | ns | |||
| T2.1 | RX_CLK 高電平/低電平時間 | 16 | 20 | 24 | ns | |
| T2.2 | RX_D[3:0]、RX_ER、RX_DV 相對于 RX_CLK 上升的延遲時間 | 10 | 30 | ns | ||
| RMII 主模式時序 | ||||||
| T3.1 | RMII 主模式時鐘周期 | 20 | ns | |||
| RMII 主時鐘占空比 | 35 | 65 | % | |||
| T3.2 | TX_D[1:0]、TX_ER、TX_EN 相對于 RMII 主時鐘的建立時間 | 4 | ns | |||
| T3.3 | TX_D[1:0]、TX_ER、TX_EN 相對于 RMII 主時鐘的保持時間 | 2 | ns | |||
| T3.4 | RX_D[1:0]、RX_ER、CRS_DV 相對于 RMII 主時鐘上升沿的延遲時間 | 4 | 10 | 14 | ns | |
| RMII 從模式時序 | ||||||
| T3.1 | 輸入基準(zhǔn)時鐘周期 | 20 | ns | |||
| 基準(zhǔn)時鐘占空比 | 35 | 65 | % | |||
| T3.2 | TX_D[1:0]、TX_ER、TX_EN 設(shè)置,到 XI 時鐘上升 | 4 | ns | |||
| T3.3 | TX_D[1:0]、TX_ER、TX_EN 保持,從 XI 時鐘上升 | 2 | ns | |||
| T3.4 | RX_D[1:0]、RX_ER、CRS_DV 延遲,從 XI 時鐘上升 | 4 | 14 | ns | ||
| RGMII 輸入時序 | ||||||
| Tcyc | 時鐘周期時長 | TX_CLK | 36 | 40 | 44 | ns |
| Tsetup(align) | TX_D[3:0]、TX_CTRL 相對于 TX_CLK 的建立時間(對齊模式) | 1 | 2 | ns | ||
| Thold(align) | TX_D[3:0]、TX_CLK 相對于 TX_CTRL 的保持時間(對齊模式) | 1 | 2 | ns | ||
| RGMII 輸出時序 | ||||||
| Tskew(align) | RX_D[3:0],RX_CLK 后的 RX_CTRL 延遲(已啟用對齊模式) | 在 PHY 引腳上 | -1.2 | 1.2 | ns | |
| Tsetup(shift) | RX_D[3:0]、RX_CTRL 相對于 RX_CLK 的延遲(移位模式 啟用,默認(rèn)設(shè)置) |
在 PHY 引腳上 | 2 | ns | ||
| Tcyc | 時鐘周期時長 | RX_CLK | 36 | 40 | 44 | ns |
| Duty_G | 占空比 | RX_CLK | 45 | 50 | 55 | % |
| SMI 時序 | ||||||
| T4.1 | MDC 至 MDIO(輸出)延遲時間 | 25pF 負(fù)載電容 | 0 | 40 | ns | |
| T4.2 | MDIO(輸入)至 MDC 建立時間 | 10 | ns | |||
| T4.3 | MDIO(輸入)至 MDC 保持時間 | 10 | ns | |||
| MDC 頻率 | 2.5 | 20 | MHz | |||
| 上電時序 | ||||||
| T5.1 | 電源斜坡時間:AVDD、DVDD、VDDIO(1) | 0.2 | 8 | ms | ||
| T5.1 | 電源斜坡時間:Vsleep(1) | 0.4 | 8 | ms | ||
| T5.2 | 電源斜坡延遲偏移:適用于所有電源 | 10 | ms | |||
| T5.3 | XTAL 啟動/穩(wěn)定:加電至 XI 良好/穩(wěn)定 | 1.5 | ms | |||
| T5.4 | 從上電到振蕩器穩(wěn)定的時間 | 10 | ms | |||
| 最后一個電源上電,穩(wěn)定時鐘至復(fù)位釋放 | 10 | ms | ||||
| T5.5 | 上電后至 SMI 就緒:為寄存器訪問發(fā)送 MDC 前導(dǎo)碼之前所需的上電后等待時間 | 10 | ms | |||
| T5.6 | 上電至配置 (strap) 鎖存 | 10 | ms | |||
| T5.7 | CLKOUT 啟動/穩(wěn)定:加電至 CLKOUT 良好/穩(wěn)定 | 10 | ms | |||
| T5.8 | 上電至空閑流 | 10 | ms | |||
| 復(fù)位時序 (RESET_N) | ||||||
| T6.1 | 復(fù)位脈沖寬度:能夠復(fù)位的最小復(fù)位脈沖寬度 | 100 | μs | |||
| T6.2 | 重置為 SMI 就緒:為寄存器訪問發(fā)送 MDC 前導(dǎo)碼之前所需的復(fù)位后等待時間 | 1 | ms | |||
| T6.3 | 重置為配置 (strap) 鎖存:硬件配置引腳轉(zhuǎn)換為輸出驅(qū)動器 | 80 | μs | |||
| T6.4 | 復(fù)位為空閑流 | 1800 | μs | |||
| 喚醒請求和喚醒脈沖時序 | ||||||
| T7.1 | 本地喚醒脈沖持續(xù)時間 | 40 | μs | |||
| T7.2 | 本地喚醒至 INH 轉(zhuǎn)換 | 40 | μs | |||
| T7.3 | 基于能量檢測的喚醒脈沖持續(xù)時間 | 0.7 | ms | |||
| T7.4 | 基于能量檢測的喚醒至 INH 轉(zhuǎn)換 | 0.7 | ms | |||
| T7.5 | 基于能量檢測的喚醒至 WAKE 轉(zhuǎn)發(fā)脈沖 | 1.4 | ms | |||
| 發(fā)送延遲時序 | ||||||
| TX_EN 置位的 MII 上升沿 TX_CLK 至 MD 上的 SSD 符號 | 190 | 275 | ns | |||
| TX_EN 置位的 MII 上升沿 TX_CLK 至 MD 上的 SSD 符號 | PTP 啟用 | 170 | 275 | ns | ||
| RMII 從模式上升沿 XI 時鐘在 MDI 上置位 TX_EN 至 SSD 符號 | 350 | 473 | ns | |||
| RMII 主模式上升沿時鐘在 MDI 上置位 TX_EN 至 SSD 符號 | 340 | 462 | ns | |||
| TX_CTRL 置位的 RGMII 上升沿 TX_CLK 至 MDI 上的 SSD 符號 | 340 | 493 | ns | |||
| SGMII 的第一個符號至 MDI 上的 SSD 符號 | 375 | 505 | ns | |||
| 接收延遲時序 | ||||||
| MDI 上的 SSD 符號到 RX_DV 置位的 RX_CLK 的 MII 上升沿 | 420 | 530 | ns | |||
| MDI 上的 SSD 符號到 RX_DV 置位的 RX_CLK 的 MII 上升沿 | PTP 啟用 | 450 | 600 | ns | ||
| MDI 上的 SSD 符號到 CRS_DV 置位的 XI 時鐘從模式 RMII 上升沿 | 499 | 660 | ns | |||
| MDI 上的 SSD 符號到 CRS_DV 置位的主時鐘的主 RMII 上升沿 | 499 | 720 | ns | |||
| MDI 上的 SSD 符號至 RX_CTRL 已置位 RGMII RX_CLK 的上升沿 | 450 | 590 | ns | |||
| MDI 上的 SSD 符號至 SGMII 的第一個符號 | 727 | 884 | ns | |||
| 25MHz 振蕩器要求 | ||||||
| 頻率容差 | -100 | +100 | ppm | |||
| 上升/下降時間 (10%-90%) | 8 | ns | ||||
| 抖動容差 (RMS) | 25 | ps | ||||
| 外部時鐘模式下的 XI 占空比 | 40 | 60 | % | |||
| 50MHz 振蕩器要求 | ||||||
| 頻率 | 50 | MHz | ||||
| 頻率容差及穩(wěn)定性與溫度及老化之間的關(guān)系 | -100 | 100 | ppm | |||
| 上升/下降時間 (10% - 90%) | 4 | ns | ||||
| 占空比 | 35 | 65 | % | |||
| 25MHz 晶振要求 | ||||||
| 頻率 | 25 | MHz | ||||
| 頻率容差及穩(wěn)定性與溫度及老化之間的關(guān)系 | -100 | 100 | ppm | |||
| 等效串聯(lián)電阻 | 100 | Ω | ||||
| 輸出時鐘時序 (25MHz) | ||||||
| 頻率 (PPM) | -100 | 100 | - | |||
| 占空比 | 40 | 60 | % | |||
| 上升時間 | 5000 | ps | ||||
| 下降時間 | 5000 | ps | ||||
| 抖動(短期) | 1000 | ps | ||||
| 頻率 | 25 | MHz | ||||
| 802.1AS 同步時鐘 | ||||||
| 802.1AS 同步時鐘頻率 | 1 | 50 | MHz | |||
| 占空比 | 45 | 55 | % | |||
| 抖動 (rms) | 100 | ps | ||||
| 抖動(周期) | 400 | ps | ||||
| 抖動(周期間) | 300 | ps | ||||
| 1pps 輸出 | 同步精度(802.1AS 時鐘源:內(nèi)部 PLL/NCO DDS)- 具有優(yōu)化設(shè)置 | 不同復(fù)位周期的 偏移變化 |
-30 | 30 | ns | |
| 單個復(fù)位周期 的抖動 |
-15 | 15 | ns | |||
| 同步精度(802.1AS 時鐘源:200MHz 恢復(fù)時鐘)- 優(yōu)化設(shè)置 | 不同復(fù)位周期的 偏移變化 |
-30 | 30 | ns | ||
| 單個復(fù)位周期 的抖動 |
-1 | 1 | ns | |||