要開始設(shè)計(jì)過程,請(qǐng)確定以下內(nèi)容:
- 器件輸出端的串聯(lián)電阻
- 必須在器件輸出端放置串聯(lián)電阻器,以提高信號(hào)完整性并將總輸出阻抗與外部傳輸路徑相匹配。例如,假設(shè)器件輸出阻抗為 21Ω,30Ω 串聯(lián)電阻器可提供接近 50Ω 的有效源阻抗,從而匹配典型的受控阻抗 PCB 布線或電纜連接。
- 輸入電壓范圍
- 使用正在驅(qū)動(dòng) TXB0604 器件的器件電源電壓來確定輸入電壓范圍。要獲得有效的邏輯高電平,此值必須超過輸入端口的 VIH。要獲得有效的邏輯低電平,此值必須小于輸入端口的 VIL。
其中
- VCCx 是 VCCA 或 VCCB 的輸出端口電源電壓
- RPD 是外部下拉電阻器的值
- RPU 是外部上拉電阻的值
- 1.5kΩ 計(jì)算的是 I/O 線路中 1kΩ 串聯(lián)電阻的變化