ZHDS016 December 2025 TLV6722
PRODUCTION DATA
TLV672x M_LPWn 比較器和時(shí)鐘緩沖器采用推挽式輸出級(jí)設(shè)計(jì),無(wú)需外部上拉電阻器,既節(jié)省電路板空間,又提供低阻抗輸出驅(qū)動(dòng)器。M_LPWn 和 M_CLK 輸出的邏輯高電平由 M_VCC 引腳電壓決定。
TLV672x M_RSTn 比較器采用開(kāi)漏輸出設(shè)計(jì)。該特性便于實(shí)現(xiàn)多路復(fù)位驅(qū)動(dòng)器的 OR-ing 連接,例如在 OSFP/OSFP-XD 模塊系統(tǒng)中可選配 VccReset 方案。