ZHCAFX4 October 2025 TAS2120 , TAS2320
Y 橋放大器架構(gòu)可根據(jù)實(shí)時(shí)輸出功率需求,在高壓導(dǎo)軌 (PVDD) 和低壓導(dǎo)軌 (VDD) 兩個(gè)電源導(dǎo)軌之間動(dòng)態(tài)切換,從而提高效率??删幊坦β书撝禌Q定了電源導(dǎo)軌的選擇,使放大器能夠在低功率電平下提高效率并降低空閑狀態(tài)下的功耗。該結(jié)構(gòu)呈 Y 形,與傳統(tǒng)的線性半橋設(shè)計(jì)有所區(qū)別。圖 5-1 所示為傳統(tǒng) D 類放大器與采用 Y 橋架構(gòu)的放大器之間的差異。
對(duì)于經(jīng)典的半橋架構(gòu),輸出級(jí)完全依靠高壓電源 (PVDD) 進(jìn)行切換。相比之下,Y 橋架構(gòu)同時(shí)采用高壓電源 (PVDD) 和固定低壓導(dǎo)軌 (VDD)。在低功耗播放或空閑狀態(tài)下,當(dāng)余量要求很小時(shí),輸出級(jí)僅通過(guò) VDD 運(yùn)行而不會(huì)導(dǎo)致任何削波,從而顯著提高效率。當(dāng)功率需求上升且需要更大的余量時(shí),放大器會(huì)無(wú)縫轉(zhuǎn)換到 PVDD 導(dǎo)軌,從而實(shí)現(xiàn)與傳統(tǒng) D 類設(shè)計(jì)相同的最大輸出能力。這種雙軌運(yùn)行方式使 Y 橋能夠在更寬的動(dòng)態(tài)范圍內(nèi)保持高效率,并且在傳統(tǒng) D 類架構(gòu)效率最低的低輸出功率級(jí)別下實(shí)現(xiàn)最大增益。
EN_Y_BRIDGE_MODE 寄存器可啟用或禁用 Y 橋架構(gòu)。
| EN_Y_BRIDGE_MODE | 配置 |
|---|---|
| 0 | 禁用 Y 橋模式 |
| 1(默認(rèn)值) | 啟用 Y 橋模式 |
該器件根據(jù) VDD_MODE_THR_LVL[23:0] 寄存器中配置的 Y 橋模式閾值持續(xù)監(jiān)測(cè)輸入音頻信號(hào)電平。當(dāng)音頻信號(hào)降至此閾值以下時(shí),會(huì)啟用內(nèi)部磁滯計(jì)時(shí)器。如果信號(hào)在 YBRIDGE_HYST_TIMER [1:0] 寄存器指定的持續(xù)時(shí)間內(nèi)一直低于閾值,則器件將切換到基于較低電壓 (1.8V) VDD 電源的 PWM 開關(guān)模式。當(dāng)信號(hào)電平超過(guò) VDD_MODE_THR_LVL [23:0] 寄存器和 VDD_MODE_HYST [23:0] 寄存器定義的閾值后,器件就會(huì)開始在 PVDD 電源上開關(guān)輸出 PWM 信號(hào),而不會(huì)引入任何信號(hào)削波??梢允褂?PPC3 軟件工具配置 VDD_MODE_THR_LVL[23:0] 和 VDD_MODE_HYST[23:0] 寄存器。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 23-0 | VDD_MODE_THR_LVL[23:0] | R/W | 50A3D7h | 地址 0x8 至 0xA 合并在一起??梢允褂?PPC3 軟件進(jìn)行配置。 |
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 23-0 | VDD_MODE_HYST[23:0] | R/W | DA74h | 地址 0xC 至 0xE 合并在一起??梢允褂?PPC3 軟件進(jìn)行配置。 |
| YBRIDGE_HYST_TIMER[1:0] | 配置 |
|---|---|
| 00 | 100μs |
| 01(默認(rèn)值) | 500μs |
| 10 | 5ms |
| 11 | 50ms |