與任何高速設(shè)計(jì)一樣,有許多因素會(huì)影響總體性能。以下列表指示了設(shè)計(jì)過(guò)程中需要考慮的關(guān)鍵領(lǐng)域。
- 連接 PCIe CEM 連接器時(shí),請(qǐng)使用 85Ω 阻抗布線。P 和 N 布線上的長(zhǎng)度匹配必須在差分對(duì)的單端段上完成。
- 對(duì)差分對(duì)使用一致的布線寬度和布線間距。
- 將交流耦合電容器放置在靠近每個(gè)通道段的接收器端的位置,以盡可能減少反射。
- 對(duì)于 PCIe,建議使用 220nF 的交流耦合電容器。將最大本體尺寸設(shè)置為 0402,并在電容器著陸焊盤下方的 GND 平面上添加一個(gè)切口鏤空,以減少接地的寄生電容。
- 背鉆連接器過(guò)孔和信號(hào)過(guò)孔,以盡可能縮短殘樁長(zhǎng)度。
- 使用參考平面過(guò)孔,為返回電流提供低電感路徑。