ZHCSYP7 September 2025 AFE53004W
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
AFEx3004W 是四通道緩沖、強(qiáng)制檢測(cè)輸出、電壓輸出和電流輸出智能 DAC,包含一個(gè) NVM 和內(nèi)部基準(zhǔn),并采用 1.76mm × 1.76mm DSBGA 封裝。在瞬態(tài)或穩(wěn)態(tài)條件下,外部基準(zhǔn)不得超過(guò) VDD。為了獲得出色的高阻態(tài)輸出性能,需使用上拉電阻器將 VREF 引腳連接至 VDD。如果 VDD 引腳在關(guān)斷狀態(tài)下保持懸空,需在 AGND 上放置 100kΩ 電阻器,以便正確檢測(cè) VDD 引腳關(guān)斷 狀態(tài)。所有數(shù)字輸出均為開(kāi)漏輸出;應(yīng)在這些引腳上使用外部上拉電阻器。在上電時(shí)檢測(cè)接口協(xié)議,只要 VDD 打開(kāi),器件就會(huì)鎖定到該協(xié)議。在 I2C 模式下,分配系統(tǒng)中的 I2C 地址時(shí),還應(yīng)考慮廣播地址。可以啟用 I2C 超時(shí)以確保穩(wěn)健性。SPI 模式默認(rèn)為三線模式。在 NVM 中將 GPIO 引腳配置為 SDO 可以實(shí)現(xiàn) SPI 回讀功能。回讀模式下的 SPI 時(shí)鐘速度比寫(xiě)入模式下的速度慢。默認(rèn)情況下,斷電模式會(huì)將 DAC 輸出設(shè)置為高阻態(tài)。需針對(duì)不同的斷電設(shè)置適當(dāng)?shù)馗呐渲?。DAC 通道還可以通過(guò) NVM 中編程的 DAC 代碼上電。