ZHCSYP7 September 2025 AFE53004W
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當(dāng)寫入 DAC 數(shù)據(jù)寄存器時(shí),DAC 輸出上的電壓會(huì)在電氣特性中指定的轉(zhuǎn)換率和穩(wěn)定時(shí)間之后立即轉(zhuǎn)換到新代碼。
壓擺率控制功能允許用戶控制輸出電壓變化的速率。啟用此功能(使用 SLEW-RATE-X[3:0] 位)時(shí),DAC 輸出將從當(dāng)前代碼更改為 DAC-X-MARGIN-HIGH 或 DAC-X-MARGIN-LOW 寄存器中的代碼(當(dāng)向 DAC 發(fā)出裕度高或低命令時(shí)),其中步進(jìn)和每個(gè)步進(jìn)的時(shí)間周期由 DAC-X-FUNC-CONFIG 寄存器的 CODE-STEP-X 和 SLEW-RATE-X 位中設(shè)置:
表 6-4 和表 6-5 顯示了可用于 CODE-STEP-X 和 SLEW-RATE-X 的不同設(shè)置。在采用無(wú)轉(zhuǎn)換的默認(rèn)轉(zhuǎn)換率控制設(shè)置時(shí),輸出會(huì)立即以由輸出驅(qū)動(dòng)電路和所連負(fù)載限制的速率變化。
使用壓擺率控制功能時(shí),輸出會(huì)以設(shè)定的壓擺率發(fā)生變化。此配置會(huì)導(dǎo)致輸出形成梯形,如圖 6-12 所示。在輸出轉(zhuǎn)換操作期間,請(qǐng)勿寫入 CODE-STEP-X、SLEW-RATE-X 或 DAC-X-DATA。方程式 6 提供了計(jì)算轉(zhuǎn)換時(shí)間 (tSLEW) 的公式。
其中:
| 寄存器 | CODE-STEP-X[2] | CODE-STEP-X[1] | CODE-STEP-X[0] | 代碼步長(zhǎng) |
|---|---|---|---|---|
| DAC-X-FUNC-CONFIG | 0 | 0 | 0 | 1 LSB(默認(rèn)值) |
| 0 | 0 | 1 | 2 LSB | |
| 0 | 1 | 0 | 3 LSB | |
| 0 | 1 | 1 | 4 LSB | |
| 1 | 0 | 0 | 6 LSB | |
| 1 | 0 | 1 | 8 LSB | |
| 1 | 1 | 0 | 16 LSB | |
| 1 | 1 | 1 | 32 LSB |
| 寄存器 | SLEW-RATE-X[3] | SLEW-RATE-X[2] | SLEW-RATE-X[1] | SLEW-RATE-X[0] | 時(shí)間周期 (每個(gè)步進(jìn)) |
|---|---|---|---|---|---|
| DAC-X-FUNC-CONFIG | 0 | 0 | 0 | 0 | 無(wú)轉(zhuǎn)換(默認(rèn)值) |
| 0 | 0 | 0 | 1 | 4μs | |
| 0 | 0 | 1 | 0 | 8μs | |
| 0 | 0 | 1 | 1 | 12μs | |
| 0 | 1 | 0 | 0 | 18μs | |
| 0 | 1 | 0 | 1 | 27.04μs | |
| 0 | 1 | 1 | 0 | 40.48μs | |
| 0 | 1 | 1 | 1 | 60.72μs | |
| 1 | 0 | 0 | 0 | 91.12μs | |
| 1 | 0 | 0 | 1 | 136.72μs | |
| 1 | 0 | 1 | 0 | 239.2μs | |
| 1 | 0 | 1 | 1 | 418.64μs | |
| 1 | 1 | 0 | 0 | 732.56μs | |
| 1 | 1 | 0 | 1 | 1282μs | |
| 1 | 1 | 1 | 0 | 2563.96μs | |
| 1 | 1 | 1 | 1 | 5127.92μs |