數(shù)據(jù)表
ADC3649
- 14 位、雙通道 250MSPS 和 500MSPS ADC
- 噪聲頻譜密度:-158.5dBFS/Hz
- 熱噪聲:74.5dBFS
- 單核(非交錯(cuò))ADC 架構(gòu)
- 功耗:
- 300mW/通道 (500MSPS)
- 250mW/通道 (250MSPS)
- 孔徑抖動(dòng):75fs
- 經(jīng)緩沖的模擬輸入
- 可編程 100Ω 和 200Ω 端接
- 滿量程輸入:2Vpp
- 全功率輸入帶寬 (-3dB):1.4GHz
- 頻譜性能(fIN = 70MHz,-1dBFS):
- SNR:73.8dBFS
- SFDR HD2,3:84dBc
- SFDR 最嚴(yán)重毛刺:90dBFS
- 數(shù)字下變頻器 (DDC)
- 最多四個(gè)獨(dú)立的 DDC
- 復(fù)數(shù)和實(shí)數(shù)抽取
- 抽取率:/2、/4 至 /32768 抽取
- 48 位 NCO 相位相干跳頻
- DDR、串行 LVDS 接口
- 用于 DDC 旁路的 14 位并行 DDR LVDS
- 用于抽取的 16 位串行 LVDS
- 用于高抽取率的 32 位輸出選項(xiàng)
ADC3648 和 ADC3649 (ADC364x) 是 14 位 250MSPS 和 500MSPS 雙通道模數(shù)轉(zhuǎn)換器 (ADC)。這些器件旨在實(shí)現(xiàn)高信噪比 (SNR),并提供了 -158.5dBFS/Hz (500MSPS) 的噪聲頻譜密度。
500MSPS 時(shí),高能效 ADC 架構(gòu)的功耗為 300mW/通道,并以較低的采樣率提供功率調(diào)節(jié)(250MSPS 時(shí)功耗為 250mW/通道)。
ADC364x 包括一個(gè)可選的四頻帶數(shù)字下變頻器 (DDC),支持 /2 寬頻帶抽取至 /32768 窄頻帶抽取。DDC 使用 48 位 NCO,該 NCO 支持相位相干和相位連續(xù)跳頻。
ADC364x 配備了靈活的 LVDS 接口。在抽取旁路模式下,該器件使用 14 位寬的并行 DDR LVDS 接口。使用抽取時(shí),輸出數(shù)據(jù)使用串行 LVDS 接口進(jìn)行傳輸,從而減少抽取增加時(shí)所需的通道數(shù)。對(duì)于高抽取率,輸出分辨率可提高至 32 位。
技術(shù)文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 5 | 頂層文檔 | 類型 | 標(biāo)題 | 格式選項(xiàng) | 下載最新的英語版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | ADC364x 雙通道、14 位、250MSPS 和 500MSPS 模數(shù)轉(zhuǎn)換器 (ADC) 數(shù)據(jù)表 (Rev. B) | PDF | HTML | 英語版 (Rev.B) | PDF | HTML | 2025年 8月 6日 |
| 模擬設(shè)計(jì)期刊 | 在高速轉(zhuǎn)換器的奈奎斯特孔附近進(jìn)行采樣 | PDF | HTML | 英語版 | PDF | HTML | 2025年 5月 23日 | |
| 應(yīng)用手冊(cè) | 比較有源和無源高速/射頻模數(shù)轉(zhuǎn)換器前端 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 22日 | |
| 應(yīng)用手冊(cè) | 高速射頻 ADC 轉(zhuǎn)換器前端架構(gòu)評(píng)估 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 4日 | |
| 應(yīng)用手冊(cè) | 改善 MSPS ADC 的 SFDR,同時(shí)放寬 AAF 要求并使用集成 DDC 功能 | PDF | HTML | 英語版 | PDF | HTML | 2025年 3月 4日 |
設(shè)計(jì)與開發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
評(píng)估板
ADC3669EVM — ADC3669 評(píng)估模塊
ADC3669EVM 是一款用于評(píng)估 ADC3669 系列高速 ADC 的評(píng)估模塊 (EVM)。ADC3669EVM 組裝了一個(gè) ADC3669。ADC3669 是一款具有 LVDS 接口的 16 位雙通道 ADC,可在高達(dá) 500MSPS 的采樣率下運(yùn)行。ADC3669EVM 可用于評(píng)估所有器件速度等級(jí)和通道數(shù)量。
計(jì)算工具
Calculation tool for analyzing noise of ADC3669 with an amplifier as the input network.
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| VQFNP (RTD) | 64 | Ultra Librarian |
訂購和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。