ZHCUBS8B October 2023 – February 2024
High Level Configuration 頁面用于設(shè)置 AFE20408EVM GUI 的配置。該頁面包含兩個選項卡:DAC Control 和 ADC Control。這兩個選項卡可作為配置 AFE20408 的基本功能和測試的快捷方式。
圖 4-7 展示了 High Level Configuration 頁面的 DAC Control 選項卡。此選項卡用于設(shè)置 DAC 的范圍和輸出。警報和狀態(tài)信息也會顯示在此選項卡上。
圖 3-7 “High Level Configuration”頁面的“DAC Control”選項卡DAC
通過選中相應(yīng)的 PDACxx 復(fù)選框,可為 DAC DACA0、DACA2、DACB0 和 DACB2 上電。通過選中相應(yīng)的 PDACxx 復(fù)選框并點擊 DRVEN_DACxx 復(fù)選框,可為 DAC DACA1、DACA3、DACB1 和 DACB3 上電。通過在 DACxx_BUFFER 框中輸入十六進(jìn)制值,可寫入 DAC 緩沖器。
驅(qū)動使能
默認(rèn)情況下,所有 DAC 都連接到軟件驅(qū)動使能。要啟用 DRVEN 硬件引腳,請取消選擇軟件 DRVEN 并選擇其中一個硬件 DRVEN 選項(DRVEN0、DRVEN1 或 FLEXIO)。如果跳線 J23 1-2 和 3-4 短接,則 DRVEN0 和 DRVEN1 硬件引腳由 GUI 控制。
OUT 引腳
默認(rèn)情況下,OUTA0、OUTA2、OUTB0 和 OUTB2 連接到 VSSA/VSSB 電源。CLAMP_SEL_OUTxx 框會將 OUTxx 引腳設(shè)置為相應(yīng)的 DACxx 引腳。表 4-1 顯示了輸出引腳配置。
| 輸出引腳 | CLAMP 位 | CLAMP_SEL = 0 | CLAMP_SEL = 1 |
|---|---|---|---|
| OUTA0 | CLAMP_SEL_OUTA0 | VSSA | DACA1 |
| OUTA2 | CLAMP_SEL_OUTA2 | VSSA | DACA3 |
| OUTB0 | CLAMP_SEL_OUTB0 | VSSB | DACB1 |
| OUTB2 | CLAMP_SEL_OUTB2 | VSSB | DACB3 |
此外,輸出引腳可以使用偶數(shù) DAC 的 DRVEN 位來在相應(yīng)的 CLAMP 甚至 DAC 之間切換。表 4-2 展示了 DRVEN 配置。
| 輸出引腳 | DRVEN 位 | DRVEN = 0 | DRVEN = 1 |
|---|---|---|---|
| OUTA0 | DRVEN_DACA0 | DACA1/VSSA | DACA0 |
| OUTA2 | DRVEN_DACA2 | DACA3/VSSA | DACA2 |
| OUTB0 | DRVEN_DACB0 | DACB1/VSSB | DACB0 |
| OUTB2 | DRVEN_DACB2 | DACB3/VSSB | DACB2 |
圖 4-8 展示了 High Level Configuration 頁面中的 ADC Control 選項卡。此選項卡用于配置 AFE20408 中的 ADC 并從中讀取數(shù)據(jù)。
圖 3-8 “High Level Configuration”頁面的“ADC Control”選項卡