ZHCAFX5 October 2025 CDC6C , LMK5B12212 , LMK5B33216 , LMK5B33414 , LMK5C22212A , LMK5C23208A , LMK5C33216A , LMK5C33414A , LMK6C
圖 2-1 顯示了網(wǎng)絡(luò)同步器輸出時(shí)鐘的相位噪聲貢獻(xiàn)源。在 APLL 環(huán)路帶寬 (LBW) 范圍內(nèi),同步器輸出噪聲來自 XO 輸出噪聲和 APLL 噪聲。這表示 APLL 輸出對(duì)低于 APLL LBW(標(biāo)記 B/C)的 XO 噪聲敏感。XO 輸出噪聲通常主導(dǎo) APLL 輸出的近端相位噪聲。例如,如果 APLL LBW 設(shè)置為 5kHz,則低于 5kHz 偏移的 APLL 輸出時(shí)鐘主要受 XO 噪聲的影響。高于 5kHz 時(shí),APLL 環(huán)路濾波器會(huì)降低 XO 噪聲。對(duì)于具有 DPLL 的器件,XO 噪聲和 APLL 噪聲在 DPLL LBW 和 APLL LBW 之間(標(biāo)記 A 和 B/C 之間)占主導(dǎo)地位。
當(dāng) XO 噪聲特征曲線優(yōu)于 VCO 噪聲時(shí),可將 APLL 配置為更寬的 LBW(> 10kHz 偏移)來降低 VCO 噪聲。對(duì)于 XO 噪聲劣于 VCO 噪聲的大多數(shù)應(yīng)用,請(qǐng)使用窄 LBW(< 10kHz 偏移)。