ZHCAEK6 October 2024 TAC5212
VAD 可以根據(jù)內(nèi)部振蕩器時(shí)鐘或用戶(hù)提供的外部時(shí)鐘運(yùn)行??梢栽?BCLK 引腳或 MCLK 引腳上提供該外部時(shí)鐘。
如表 2-8 所示,可以使用 LPAD_LPSG_CFG1[7:6] 寄存器(頁(yè)面 = 0x01,地址 = 0x20)的 LPAD_LPSG_CLK_CFG[1:0] 位來(lái)選擇 VAD 時(shí)鐘。
如果用戶(hù)選擇 1d 或 2d,則可以使用 LPAD_LSG_CFG1[5:4] 寄存器(頁(yè)面 = 0x01,地址 = 0x20)的 LPAD_LPSG_EXT_CLK_CFG[1:0] 位來(lái)選擇外部時(shí)鐘的頻率,如表 2-9 所示。
| 位 | 字段 | 類(lèi)型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 7-6 | VAD_CLK_CFG[1:0] | R/W | 00b | VAD 的時(shí)鐘選擇 0d = 使用內(nèi)部振蕩器時(shí)鐘的 VAD 處理 1d = 使用 BCLK 輸入上的外部時(shí)鐘的 VAD 處理 2d = 使用 MCLK 輸入上的外部時(shí)鐘的 VAD 處理 3d = 基于頁(yè)面 0 中的 MST_CFG、CLK_SRC 和 CLKGEN_CFG 寄存器的自定義時(shí)鐘配置 |
| 位 | 字段 | 類(lèi)型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 5-4 | VAD_EXT_CLK_CFG[1:0] | R/W |
00b |
使用外部時(shí)鐘的 VAD 時(shí)鐘配置。 0d = 外部時(shí)鐘為 3.072MHz 1d = 外部時(shí)鐘為 6.144MHz 2d = 外部時(shí)鐘為 12.288MHz 3d = 外部時(shí)鐘為 18.432MHz |