ZHCSY91 May 2025 LMK5C23208A
PRODUCTION DATA
每個輸出源多路復(fù)用器之后有一個或多個輸出分頻器。
OUT3 和 OUT15 通道各自有一個單獨的 12 位通道分頻器。OUT5、OUT6、OUT9 和 OUT11 通道各自都有一個單獨的 12 位輸出分頻器,并與可選的 20 位 SYSREF 分頻器級聯(lián)。輸出分頻器用于從輸出多路復(fù)用器選擇的源生成最終時鐘輸出頻率。
OUT0 或 OUT1 通道將一個 12 位輸出通道分頻器 (CD) 和一個 20 位 SYSREF 分頻器組合在一起,以便支持 1Hz (1PPS) 至 1250MHz 的輸出頻率。從 VCO 到輸出,總分頻值是 PLL 后分頻器 (P)、輸出通道分頻器 (CD) 和 SYSREF 分頻器 (SD) 值的乘積 (P × CD × SD)。
例如,在 BAW APLL 后分頻器被旁路的情況下,每個 12 位通道分頻器 (CD) 支持 100kHz 至 1250MHz 的輸出頻率(或高達所配置的輸出驅(qū)動器類型支持的最大頻率)。SYSREF 分頻器 (SD) 可以向下級聯(lián),以實現(xiàn)低至 1Hz (1PPS) 的低時鐘頻率。
每個輸出分頻器均由用于時鐘輸出驅(qū)動器的同一個 VDDO_x 電源供電。如果不使用輸出分頻器,可將其斷電以實現(xiàn)省電。對于各個輸出組,當(dāng)輸出驅(qū)動器被禁用時,輸出分頻器自動斷電。對于 OUT0 或 OUT1 通道,當(dāng)輸出驅(qū)動器被禁用時,輸出分頻器會自動斷電。