ZHCSZF2 December 2025 DP83TD535-Q1
ADVANCE INFORMATION
| 引腳 | 類(lèi)型(1) | 內(nèi)部 RPU/RPD |
說(shuō)明 | |||
|---|---|---|---|---|---|---|
| 名稱(chēng) | 編號(hào) | |||||
|
媒體相關(guān)差分接口 |
||||||
| TRD_P | 13 | I/O | - | 發(fā)送和接收的正極端子差分:為 10BASE-T1S 配置的雙向差分信號(hào) | ||
| TRD_M | 12 | I/O | - | 發(fā)送和接收的負(fù)極端子差分:為 10BASE-T1S 配置的雙向差分信號(hào) | ||
|
3 引腳接口/串行管理接口引腳 |
||||||
| TX | 1 |
I |
RPU = 15kΩ |
TX 是以太網(wǎng)傳輸數(shù)據(jù)輸入 |
||
| ED | 3 |
I/O |
RPU = 15kΩ |
ED(能量檢測(cè)):用于線路活動(dòng)/碰撞檢測(cè)的能量檢測(cè) MDIO(管理數(shù)據(jù)輸入和輸出):在配置模式下,此引腳用作 MDIO 雙向管理數(shù)據(jù)信號(hào),并連接到主機(jī)控制器。 |
||
| RX | 4 |
I/O |
RPU/RPD = 15kΩ |
RX:處于非配置工作模式時(shí)的以太網(wǎng)接收數(shù)據(jù)輸出。當(dāng)該引腳不用作器件配置的 MDC 時(shí),其內(nèi)部具有上拉電阻器 (15kΩ)。 MDC(管理數(shù)據(jù)時(shí)鐘):在配置模式下,此引腳用作 MDIO 串行管理輸入和輸出數(shù)據(jù)的 MDC 同步時(shí)鐘。在配置模式下,該引腳具有內(nèi)部下拉電阻器 (15kΩ)。 |
||
| MDIO | 6 |
I/O |
RPU = 15kΩ | 此引腳用作 MDIO(管理數(shù)據(jù)輸入和輸出)雙向管理數(shù)據(jù)信號(hào),由 PHY 的管理站提供。該引腳具有內(nèi)部 15kΩ 下拉電阻器。在配置模式下,該引腳將被禁止與器件通信,直至主機(jī)退出配置模式。 | ||
| MDC | 7 |
I |
RPD = 15kΩ | 該引腳用作 MDIO 串行管理輸入和輸出數(shù)據(jù)的 MDC(管理數(shù)據(jù)時(shí)鐘)同步時(shí)鐘。在主機(jī)啟動(dòng)的配置模式下,該引腳將被禁止與器件通信,直至主機(jī)退出配置模式。 | ||
|
TC10 支持/控制引腳 |
||||||
| WAKE | 9 | I/O | - | WAKE 是雙向引腳,用于本地喚醒作為輸入,喚醒轉(zhuǎn)發(fā)作為輸出。該引腳可由 SPI 主機(jī)控制以實(shí)現(xiàn)本地喚醒。該引腳上寬度大于 40μs 的脈沖將喚醒 PMD。在低功耗模式下,該引腳的默認(rèn)狀態(tài)為輸入,直到當(dāng)該引腳更改為用于喚醒轉(zhuǎn)發(fā)的輸出時(shí)發(fā)生喚醒事件。作為輸出,PMD 會(huì)將該引腳驅(qū)動(dòng)為大于 40μs 的高電平并切換回輸入模式。為確保正常運(yùn)行,需要一個(gè) 10kΩ 的外部下拉電阻。 | ||
| INH | 11 | O - 開(kāi)漏 | - | INH 是一個(gè)開(kāi)漏輸出引腳,用于指示器件是否處于睡眠模式。當(dāng)器件處于睡眠模式時(shí),驅(qū)動(dòng)器關(guān)閉 (Hi-Z)。為確保正常運(yùn)行,需要外部下拉電阻(建議使用 10kΩ)。當(dāng)器件退出睡眠模式時(shí),INH 引腳切換為高電平。 | ||
| IRQ_N | 5 | O - 開(kāi)漏 | RPU = 40kΩ | IRQ_N(中斷):該引腳在上電后用作中斷指示器。邏輯低電平表示發(fā)生了中斷事件。該引腳需要外部上拉電阻器 (10k?) 至 VDDIO | ||
|
電源/接地 |
||||||
| VBAT | 8 | P | - | 常開(kāi)電源(電池電源電壓輸入 12V、24V 或 48V) | ||
| AVDD3V3 | 14 | P | - | 3.3V 器件電源電壓 | ||
| VDDIO | 2 | P | - | 輸入/輸出電源電壓(1.8V、2.5V 或 3.3V) | ||
| GND | 11 | G | - | 接地 | ||
|
引腳名稱(chēng) |
電壓域 |
輸出電壓范圍 |
|---|---|---|
|
|
0.5xAVD3V3 ±(0.4V - 0.6V) |
|
|
0.5xAVD3V3 ±(0.4V - 0.6V) |
|
|
0V - VDDIO |
|
|
0V - VDDIO |
|
|
0V - VDDIO |
|
|
0V - VDDIO |
|
|
0V - VDDIO |
|
|
0V - 3.3V |
|
|
0V - 3.3V |
|
|
0V - VDDIO |