產(chǎn)品詳情

CPU 32-/64-bit Frequency (MHz) 250 Operating system DSP/BIOS Rating Space Operating temperature range (°C) -55 to 125
CPU 32-/64-bit Frequency (MHz) 250 Operating system DSP/BIOS Rating Space Operating temperature range (°C) -55 to 125
CFP (HFH) 256 1296 mm2 36 x 36
  • 32 和 64 位 250MHz 浮點數(shù)字信號處理器 (DSP)

  • LET = 117MeVcm2/mg 條件下,無單個事件閂鎖
  • 抗輻射:100kRad 總電離輻射劑量 (TID) (Si)
  • 升級為 C67x+ CPU,原先為 C67x DSP 系列:
    • 2X CPU 寄存器 [64 通用]
    • 與 C67x CPU 兼容
  • 增強型存儲器系統(tǒng)
    • 256K 字節(jié)統(tǒng)一程序和數(shù)據(jù) RAM
    • 384K 字節(jié)統(tǒng)一程序和數(shù)據(jù) ROM
    • 來自 CPU 的單周期數(shù)據(jù)訪問
    • 大容量程序高速緩存(32K 字節(jié))支持 RAM,ROM 和外部存儲器
  • 外部存儲器接口 (EMIF) 支持
    • 133MHz SDRAM(16 或 32 位)
    • 異步 NOR 閃存,SRAM(8,16 或 32 位)
    • NAND 閃存(8 或 16 位)
  • 增強型輸入輸出 (I/O) 系統(tǒng)
    • 高性能縱橫開關(guān)
    • 專用多通道串行端口 (McASP) 直接存儲器存取 (DMA) 總線
    • 確定的 I/O 性能
  • dMAX(雙數(shù)據(jù)移動加速器)
    支持:
    • 16 條獨立的通道
    • 同時處理 2 個傳輸請求
    • 1,2 和 3 維存儲器到存儲器的數(shù)據(jù)傳輸以及存儲器到外設(shè)的數(shù)據(jù)傳輸
    • 循環(huán)尋址,在這里,循環(huán)緩沖器 (FIFO) 的大小未被限制為 2n
    • 與一個循環(huán)緩沖器的基于表格的多階延遲讀取和寫入傳輸
  • 3 個多通道串口
    • 發(fā)送和接收時鐘高達 50MHz
    • 6 個時鐘區(qū)域和 16 個串行數(shù)據(jù)引腳
  • 通用主機端口接口 (UHPI)
    • 針對高帶寬的 32 位寬數(shù)據(jù)總線
    • 復(fù)用和非復(fù)用地址和數(shù)據(jù)
  • 2 個具有 3,4 和 5 引腳選項的 10MHz 串行外設(shè)接口 (SPI) 端口
  • 2 個集成電路間 (I2C) 端口
  • 實時中斷計數(shù)器和看門狗
  • 振蕩器和軟件控制的鎖相環(huán) (PLL)
  • 可用溫度范圍
    • M-Temp(-55°C 至 125°C Tcase
    • W-Temp(-55°C 至 115°C Tcase
  • 256 引腳,0.5mm,陶瓷四方扁平 (CQFP) 封裝 [HFH 后綴]
  • 可提供工程評估 (/EM) 樣品 這些部件只用于工程評估。 它們的加工工藝為非兼容流程(例如,無預(yù)燒過程等),并且只在 25°C 的溫度額定值下進行測試。 這些部件不適合于品質(zhì)檢定、生產(chǎn)、輻射測試或飛行使用。 不擔(dān)保完全軍用額定溫度
    -55°C 至 125°C 范圍內(nèi)或使用壽命內(nèi)的部件性能。

  • 32 和 64 位 250MHz 浮點數(shù)字信號處理器 (DSP)

  • LET = 117MeVcm2/mg 條件下,無單個事件閂鎖
  • 抗輻射:100kRad 總電離輻射劑量 (TID) (Si)
  • 升級為 C67x+ CPU,原先為 C67x DSP 系列:
    • 2X CPU 寄存器 [64 通用]
    • 與 C67x CPU 兼容
  • 增強型存儲器系統(tǒng)
    • 256K 字節(jié)統(tǒng)一程序和數(shù)據(jù) RAM
    • 384K 字節(jié)統(tǒng)一程序和數(shù)據(jù) ROM
    • 來自 CPU 的單周期數(shù)據(jù)訪問
    • 大容量程序高速緩存(32K 字節(jié))支持 RAM,ROM 和外部存儲器
  • 外部存儲器接口 (EMIF) 支持
    • 133MHz SDRAM(16 或 32 位)
    • 異步 NOR 閃存,SRAM(8,16 或 32 位)
    • NAND 閃存(8 或 16 位)
  • 增強型輸入輸出 (I/O) 系統(tǒng)
    • 高性能縱橫開關(guān)
    • 專用多通道串行端口 (McASP) 直接存儲器存取 (DMA) 總線
    • 確定的 I/O 性能
  • dMAX(雙數(shù)據(jù)移動加速器)
    支持:
    • 16 條獨立的通道
    • 同時處理 2 個傳輸請求
    • 1,2 和 3 維存儲器到存儲器的數(shù)據(jù)傳輸以及存儲器到外設(shè)的數(shù)據(jù)傳輸
    • 循環(huán)尋址,在這里,循環(huán)緩沖器 (FIFO) 的大小未被限制為 2n
    • 與一個循環(huán)緩沖器的基于表格的多階延遲讀取和寫入傳輸
  • 3 個多通道串口
    • 發(fā)送和接收時鐘高達 50MHz
    • 6 個時鐘區(qū)域和 16 個串行數(shù)據(jù)引腳
  • 通用主機端口接口 (UHPI)
    • 針對高帶寬的 32 位寬數(shù)據(jù)總線
    • 復(fù)用和非復(fù)用地址和數(shù)據(jù)
  • 2 個具有 3,4 和 5 引腳選項的 10MHz 串行外設(shè)接口 (SPI) 端口
  • 2 個集成電路間 (I2C) 端口
  • 實時中斷計數(shù)器和看門狗
  • 振蕩器和軟件控制的鎖相環(huán) (PLL)
  • 可用溫度范圍
    • M-Temp(-55°C 至 125°C Tcase
    • W-Temp(-55°C 至 115°C Tcase
  • 256 引腳,0.5mm,陶瓷四方扁平 (CQFP) 封裝 [HFH 后綴]
  • 可提供工程評估 (/EM) 樣品 這些部件只用于工程評估。 它們的加工工藝為非兼容流程(例如,無預(yù)燒過程等),并且只在 25°C 的溫度額定值下進行測試。 這些部件不適合于品質(zhì)檢定、生產(chǎn)、輻射測試或飛行使用。 不擔(dān)保完全軍用額定溫度
    -55°C 至 125°C 范圍內(nèi)或使用壽命內(nèi)的部件性能。

SMV320C6727B 是德州儀器 (TI) C67x 系列高性能 32 和 64 位浮點數(shù)字信號處理器的下一代產(chǎn)品。

增強型 C67x+ CPU。 C67x+ CPU 是 C671x DSP 上使用的 C67x CPU 的增強型版本。 它與 C67x CPU 兼容,但是大幅提升了每個時鐘周期內(nèi)的速度、代碼密度和浮點性能。 此 CPU 本來就支持 32 位定點,32 位單精度浮點和 64 位雙精度浮點算術(shù)運算。

高效的存儲器系統(tǒng)。 此存儲器控制器將大型片載 256K 字節(jié) RAM 和 384K 字節(jié) ROM 映射為統(tǒng)一程序和數(shù)據(jù)存儲器。 由于與某些其它器件一樣,在程序與數(shù)據(jù)存儲器尺寸之間沒有固定的分界,所以開發(fā)過程被簡化。

此存儲器控制器支持 C67x+ CPU 對 RAM 和 ROM 的單周期數(shù)據(jù)存取。 支持以下 4 個源中 3 個源對內(nèi)部 RAM 和 ROM 高達 3 次并行存?。?/P>

  • 來自 C67x+ CPU 的 2 個 64 位數(shù)據(jù)存取
  • 一個來自內(nèi)核與程序高速緩存的 256 位程序取指令
  • 一個來自外設(shè)系統(tǒng)(dMAX 或 UHPI)的 32 位數(shù)據(jù)存取

對于大多數(shù)應(yīng)用,大型(32K 字節(jié))程序高速緩存轉(zhuǎn)化為高命中率。 這防止了大多數(shù)與片載存儲器的程序和數(shù)據(jù)存取沖突。 它還能夠從一個諸如 SDRAM 的芯片外存儲器上實現(xiàn)有效程序執(zhí)行。

高性能縱橫開關(guān)。 一個高性能縱橫開關(guān)被用作不同總線主控 (CPU,dMAX,UHPI) 與不同目標(biāo)(外設(shè)和存儲器)之間的中央集線器。 此縱橫開關(guān)被部分連接;不支持某些連接(例如,UHPI 到外設(shè)的連接)。

只要針對一個特定目標(biāo)的多個總線主控之間沒有沖突,可通過縱橫開關(guān)實現(xiàn)并行多重傳輸。 當(dāng)確實發(fā)生沖突時,仲裁是一個簡單且確定的固定優(yōu)先級機制。

由于 dMAX 負(fù)責(zé)大多數(shù)時間關(guān)鍵 I/O 傳輸,它被授予最高優(yōu)先級,其次是 UHPI,最后是 CPU。

dMAX 雙向數(shù)據(jù)傳輸加速器。 dMAX 是一個被設(shè)計用來執(zhí)行數(shù)據(jù)傳輸加速的模塊。 數(shù)據(jù)傳輸加速器 (dMAX) 控制器處理內(nèi)部數(shù)據(jù)存儲器控制器與 C6727B DSP 上器件外設(shè)之間的用戶設(shè)定的數(shù)據(jù)傳輸。 dMAX 允許數(shù)據(jù)在任何可尋址存儲器空間之間移動,其中包括內(nèi)部存儲器、外設(shè)和外部存儲器。

dMAX 控制器包括一些特性,諸如執(zhí)行三維數(shù)據(jù)傳輸以實現(xiàn)高級數(shù)據(jù)分類的能力,將存儲器的一部分管理為支持基于階延遲數(shù)據(jù)讀取和寫入的循環(huán)緩沖器或 FIFO 的能力。 dMAX 能夠同時處理 2 個傳輸請求(如果它們?nèi)ネ襾碜圆煌脑春湍康模?/P>

用于實現(xiàn)靈活性和擴展的外部存儲器接口 (EMIF)。 C6727B 上的外部存儲器接口支持一個單組 SDRAM 和單組異步存儲器。 EMIF 數(shù)據(jù)寬度為 16 位寬。

SDRAM 支持含有具有 1,2 或 4 組的 x16 和 x32 SDRAM 器件。

C6727B 將 SDRAM 支持?jǐn)U展至 256M 位和 512M 位器件。

異步存儲器支持通常被用來從一個并行非復(fù)用 NOR 閃存器件引導(dǎo),此器件可以為 8,16 或 32 位寬。 通過使用針對上部地址線路的通用 I/O 引腳,可實現(xiàn)從較大閃存器件(大于專用 EMIF 地址線路本來支持的器件)的引導(dǎo)。

此異步存儲器接口也可被配置成支持 8 或 16 位寬 NAND 閃存。 它包括一個可在高達 512 字節(jié)數(shù)據(jù)塊上運行的硬件糾錯碼 (ECC) 計算(用于單一位錯誤)。

針對高速并行 I/O 的通用主機端口接口 (UHPI)。通用主機端口接口 (UHPI) 是一個并行接口,通過這個接口,一個外部主機 CPU 能夠訪問 DSP 上的存儲器。 C6727B UHPI 所支持的 3 個模式為:

  • 復(fù)用地址和數(shù)據(jù) - 半字(16 位寬)模式(與 C6713 相似)
  • 復(fù)用地址和數(shù)據(jù) - 全字(32 位寬)模式
  • 非復(fù)用模式 - 16 位地址和 32 位數(shù)據(jù)總線

UHPI 也可被限制成訪問 C6727B 地址空間內(nèi)任一位置存儲器的單頁(64K 字節(jié));這個頁可被改變,但是只能由 C6727B CPU 更改。 這個特性使得 UHPI 能夠被用于高速數(shù)據(jù)傳輸,即使在對安全性有嚴(yán)格要求的系統(tǒng)中也是如此。

UHPI 只在 C6727B 上提供。

多通道串行端口(McASP0,McASP1 和 McASP2)。 多通道串行端口 (McASP) 與編解碼器 (CODEC),數(shù)模轉(zhuǎn)換器 (DAC),模數(shù)轉(zhuǎn)換器 (ADC) 和其它器件無縫對接。

每個 McASP 包括一個發(fā)送和接收部分,此部分可單獨或同步運行;此外,每個部分有其自身的靈活時鐘發(fā)生器和擴展誤差校驗邏輯。

當(dāng)數(shù)據(jù)通過 McASP 時,它可被重新排列,這樣,在無需任何 CPU 開銷進行轉(zhuǎn)換的情況下,應(yīng)用代碼所使用的定點表示法可以不受外部器件使用的表示法的影響。

McASP 是一個可配置模塊,并且支持 2 個至 16 個串行數(shù)據(jù)引腳。 它還具有支持一個數(shù)字接口發(fā)送器 (DIT) 模式的選項,此模式具有一個完全 384 位通道狀態(tài)和用戶數(shù)據(jù)存儲器。

集成電路間串行端口 (I2C0,I2C1)。 C6727B 包含 2 個集成電路間 (I2C) 串行端口。 一個典型應(yīng)用是,將一個 I2C 串行端口配置為一個受外部用戶接口微控制器控制的端口。 然后,另外一個 I2C 串行端口可被 C6727B DSP 用來控制外部外設(shè)器件,諸如一個 CODEC 或網(wǎng)絡(luò)控制器,這些外設(shè)是此 DSP 器件的功能外設(shè)。

這 2 個 I2C 串行端口與 SPI0 串行端口引腳復(fù)用。

串行外設(shè)接口端口 (SPI0,SPI1)。 與 I2C 串行端口的情況一樣,C6727B DSP 也包含 2 個串行外設(shè)接口 (SPI) 串行端口。 這使得一個 SPI 端口可被配置為一個受控端口來控制 DSP,而另外一個 SPI 串行端口被 DSP 用來控制外設(shè)。

此 SPI 端口支持一個基本 3 引腳模式,以及可選的 4 和 5 引腳模式。 可選引腳包括一個受控芯片選擇引腳和一個使能引腳,此使能引腳在硬件中執(zhí)行自動握手以實現(xiàn)最大 SPI 數(shù)據(jù)吞吐量。

SPI0 端口與 2 個 I2C 串行端口(I2C0 和 I2C1)引腳復(fù)用。 SPI1 串行端口與 McASP0 和 McASP 1 的串行數(shù)據(jù)引腳中的 5 個引腳復(fù)用。

實時中斷定時器 (RTI)。 實時中斷定時器模塊包括:

  • 2 個 32 位計數(shù)器和預(yù)分頻器對
  • 2 個輸入捕捉(被接至 McASP 直接存儲器訪問 [DMA] 事件以實現(xiàn)采樣率測量)
  • 具有自動升級功能的 4 個比較
  • 針對增強型系統(tǒng)穩(wěn)健耐用性的數(shù)字看門狗(可選)

時鐘生成(PLL 和 OSC)。 C6727B DSP 包含一個片載振蕩器,此振蕩器支持的晶振范圍為 12MHz 至 25MHz。 或者,此時鐘可由 CLKIN 引腳從外部提供。

DSP 包含一個靈活的、軟件設(shè)定的鎖相環(huán) (PLL) 時鐘發(fā)生器。 通過分割 PLL 輸出,可生成 3 個不同的時鐘域(SYSCLK1,SYSCLK2 和 SYSCLK3)。 SYSCLK1 是 CPU,存儲器控制和存儲器使用的時鐘。 SYSCLK2 是外設(shè)子系統(tǒng)和 dMAX 使用的時鐘。 SYSCLK3 只由 EMIF 使用。

SMV320C6727B 是德州儀器 (TI) C67x 系列高性能 32 和 64 位浮點數(shù)字信號處理器的下一代產(chǎn)品。

增強型 C67x+ CPU。 C67x+ CPU 是 C671x DSP 上使用的 C67x CPU 的增強型版本。 它與 C67x CPU 兼容,但是大幅提升了每個時鐘周期內(nèi)的速度、代碼密度和浮點性能。 此 CPU 本來就支持 32 位定點,32 位單精度浮點和 64 位雙精度浮點算術(shù)運算。

高效的存儲器系統(tǒng)。 此存儲器控制器將大型片載 256K 字節(jié) RAM 和 384K 字節(jié) ROM 映射為統(tǒng)一程序和數(shù)據(jù)存儲器。 由于與某些其它器件一樣,在程序與數(shù)據(jù)存儲器尺寸之間沒有固定的分界,所以開發(fā)過程被簡化。

此存儲器控制器支持 C67x+ CPU 對 RAM 和 ROM 的單周期數(shù)據(jù)存取。 支持以下 4 個源中 3 個源對內(nèi)部 RAM 和 ROM 高達 3 次并行存?。?/P>

  • 來自 C67x+ CPU 的 2 個 64 位數(shù)據(jù)存取
  • 一個來自內(nèi)核與程序高速緩存的 256 位程序取指令
  • 一個來自外設(shè)系統(tǒng)(dMAX 或 UHPI)的 32 位數(shù)據(jù)存取

對于大多數(shù)應(yīng)用,大型(32K 字節(jié))程序高速緩存轉(zhuǎn)化為高命中率。 這防止了大多數(shù)與片載存儲器的程序和數(shù)據(jù)存取沖突。 它還能夠從一個諸如 SDRAM 的芯片外存儲器上實現(xiàn)有效程序執(zhí)行。

高性能縱橫開關(guān)。 一個高性能縱橫開關(guān)被用作不同總線主控 (CPU,dMAX,UHPI) 與不同目標(biāo)(外設(shè)和存儲器)之間的中央集線器。 此縱橫開關(guān)被部分連接;不支持某些連接(例如,UHPI 到外設(shè)的連接)。

只要針對一個特定目標(biāo)的多個總線主控之間沒有沖突,可通過縱橫開關(guān)實現(xiàn)并行多重傳輸。 當(dāng)確實發(fā)生沖突時,仲裁是一個簡單且確定的固定優(yōu)先級機制。

由于 dMAX 負(fù)責(zé)大多數(shù)時間關(guān)鍵 I/O 傳輸,它被授予最高優(yōu)先級,其次是 UHPI,最后是 CPU。

dMAX 雙向數(shù)據(jù)傳輸加速器。 dMAX 是一個被設(shè)計用來執(zhí)行數(shù)據(jù)傳輸加速的模塊。 數(shù)據(jù)傳輸加速器 (dMAX) 控制器處理內(nèi)部數(shù)據(jù)存儲器控制器與 C6727B DSP 上器件外設(shè)之間的用戶設(shè)定的數(shù)據(jù)傳輸。 dMAX 允許數(shù)據(jù)在任何可尋址存儲器空間之間移動,其中包括內(nèi)部存儲器、外設(shè)和外部存儲器。

dMAX 控制器包括一些特性,諸如執(zhí)行三維數(shù)據(jù)傳輸以實現(xiàn)高級數(shù)據(jù)分類的能力,將存儲器的一部分管理為支持基于階延遲數(shù)據(jù)讀取和寫入的循環(huán)緩沖器或 FIFO 的能力。 dMAX 能夠同時處理 2 個傳輸請求(如果它們?nèi)ネ襾碜圆煌脑春湍康模?/P>

用于實現(xiàn)靈活性和擴展的外部存儲器接口 (EMIF)。 C6727B 上的外部存儲器接口支持一個單組 SDRAM 和單組異步存儲器。 EMIF 數(shù)據(jù)寬度為 16 位寬。

SDRAM 支持含有具有 1,2 或 4 組的 x16 和 x32 SDRAM 器件。

C6727B 將 SDRAM 支持?jǐn)U展至 256M 位和 512M 位器件。

異步存儲器支持通常被用來從一個并行非復(fù)用 NOR 閃存器件引導(dǎo),此器件可以為 8,16 或 32 位寬。 通過使用針對上部地址線路的通用 I/O 引腳,可實現(xiàn)從較大閃存器件(大于專用 EMIF 地址線路本來支持的器件)的引導(dǎo)。

此異步存儲器接口也可被配置成支持 8 或 16 位寬 NAND 閃存。 它包括一個可在高達 512 字節(jié)數(shù)據(jù)塊上運行的硬件糾錯碼 (ECC) 計算(用于單一位錯誤)。

針對高速并行 I/O 的通用主機端口接口 (UHPI)。通用主機端口接口 (UHPI) 是一個并行接口,通過這個接口,一個外部主機 CPU 能夠訪問 DSP 上的存儲器。 C6727B UHPI 所支持的 3 個模式為:

  • 復(fù)用地址和數(shù)據(jù) - 半字(16 位寬)模式(與 C6713 相似)
  • 復(fù)用地址和數(shù)據(jù) - 全字(32 位寬)模式
  • 非復(fù)用模式 - 16 位地址和 32 位數(shù)據(jù)總線

UHPI 也可被限制成訪問 C6727B 地址空間內(nèi)任一位置存儲器的單頁(64K 字節(jié));這個頁可被改變,但是只能由 C6727B CPU 更改。 這個特性使得 UHPI 能夠被用于高速數(shù)據(jù)傳輸,即使在對安全性有嚴(yán)格要求的系統(tǒng)中也是如此。

UHPI 只在 C6727B 上提供。

多通道串行端口(McASP0,McASP1 和 McASP2)。 多通道串行端口 (McASP) 與編解碼器 (CODEC),數(shù)模轉(zhuǎn)換器 (DAC),模數(shù)轉(zhuǎn)換器 (ADC) 和其它器件無縫對接。

每個 McASP 包括一個發(fā)送和接收部分,此部分可單獨或同步運行;此外,每個部分有其自身的靈活時鐘發(fā)生器和擴展誤差校驗邏輯。

當(dāng)數(shù)據(jù)通過 McASP 時,它可被重新排列,這樣,在無需任何 CPU 開銷進行轉(zhuǎn)換的情況下,應(yīng)用代碼所使用的定點表示法可以不受外部器件使用的表示法的影響。

McASP 是一個可配置模塊,并且支持 2 個至 16 個串行數(shù)據(jù)引腳。 它還具有支持一個數(shù)字接口發(fā)送器 (DIT) 模式的選項,此模式具有一個完全 384 位通道狀態(tài)和用戶數(shù)據(jù)存儲器。

集成電路間串行端口 (I2C0,I2C1)。 C6727B 包含 2 個集成電路間 (I2C) 串行端口。 一個典型應(yīng)用是,將一個 I2C 串行端口配置為一個受外部用戶接口微控制器控制的端口。 然后,另外一個 I2C 串行端口可被 C6727B DSP 用來控制外部外設(shè)器件,諸如一個 CODEC 或網(wǎng)絡(luò)控制器,這些外設(shè)是此 DSP 器件的功能外設(shè)。

這 2 個 I2C 串行端口與 SPI0 串行端口引腳復(fù)用。

串行外設(shè)接口端口 (SPI0,SPI1)。 與 I2C 串行端口的情況一樣,C6727B DSP 也包含 2 個串行外設(shè)接口 (SPI) 串行端口。 這使得一個 SPI 端口可被配置為一個受控端口來控制 DSP,而另外一個 SPI 串行端口被 DSP 用來控制外設(shè)。

此 SPI 端口支持一個基本 3 引腳模式,以及可選的 4 和 5 引腳模式。 可選引腳包括一個受控芯片選擇引腳和一個使能引腳,此使能引腳在硬件中執(zhí)行自動握手以實現(xiàn)最大 SPI 數(shù)據(jù)吞吐量。

SPI0 端口與 2 個 I2C 串行端口(I2C0 和 I2C1)引腳復(fù)用。 SPI1 串行端口與 McASP0 和 McASP 1 的串行數(shù)據(jù)引腳中的 5 個引腳復(fù)用。

實時中斷定時器 (RTI)。 實時中斷定時器模塊包括:

  • 2 個 32 位計數(shù)器和預(yù)分頻器對
  • 2 個輸入捕捉(被接至 McASP 直接存儲器訪問 [DMA] 事件以實現(xiàn)采樣率測量)
  • 具有自動升級功能的 4 個比較
  • 針對增強型系統(tǒng)穩(wěn)健耐用性的數(shù)字看門狗(可選)

時鐘生成(PLL 和 OSC)。 C6727B DSP 包含一個片載振蕩器,此振蕩器支持的晶振范圍為 12MHz 至 25MHz。 或者,此時鐘可由 CLKIN 引腳從外部提供。

DSP 包含一個靈活的、軟件設(shè)定的鎖相環(huán) (PLL) 時鐘發(fā)生器。 通過分割 PLL 輸出,可生成 3 個不同的時鐘域(SYSCLK1,SYSCLK2 和 SYSCLK3)。 SYSCLK1 是 CPU,存儲器控制和存儲器使用的時鐘。 SYSCLK2 是外設(shè)子系統(tǒng)和 dMAX 使用的時鐘。 SYSCLK3 只由 EMIF 使用。

下載
申請了解更多信息

SMV320C6727B-SP(SMV320C6727BHFHM(–55°C 至 125°C)或 SMV320C6727BHFHW(–55°C 至 115°C))晶圓制造、封裝和測試符合德州儀器 (TI) QML MIL-PRF-38535 V 類工藝基準(zhǔn);但是,由于接合焊盤間距,該器件不被視為 QML V 類器件且未分配 DLA SMD。然而,每個批次仍將附帶所有標(biāo)準(zhǔn) TI 批次文件,包括 A-D 組、WLA 和 E 組(100krad RHA)摘要。

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 3
頂層文檔 類型 標(biāo)題 格式選項 下載最新的英語版本 日期
* 輻射與可靠性報告 SMV320C6727B-SP Total Ionizing Dose Radiation Report 2017年 6月 5日
* 數(shù)據(jù)表 浮點數(shù)字信號處理 器 數(shù)據(jù)表 (Rev. G) 英語版 (Rev.G) PDF | HTML 2014年 1月 27日
* 勘誤表 TMS320C6727/B, TMS320C6726/B, TMS32C6722/B, TMS320C6720 DSPs Silicon Errata (Rev. F) 2008年 10月 23日

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓(xùn)