LP5860T
-
LED 矩陣拓撲:
- 18 個恒流阱,均具有 11 個掃描開關,可支持 198 個 LED 點
- 可針對 1 至 11 個掃描開關進行配置
- 工作電壓范圍:
- VCC/VLED 范圍:2.7V 至 5.5V
- 邏輯引腳兼容 1.8V、3.3V 和 5V 電壓
- 18 個高精度恒流阱:
- 當 VCC ≥ 3.3V 時,每個電流阱的電流為 100mA
- 器件間誤差:±5%
- 通道間誤差:±5%
- 相移可平衡瞬態(tài)功耗
- 超低功耗:
- 關斷模式:當 EN = 低電平時 ICC ≤ 1μA
- 待機模式:當 EN = 高電平且 CHIP_EN = 0(保留數(shù)據(jù))時 ICC ≤ 10μA
- 工作模式:當通道電流 = 12.5mA 時 ICC = 5mA(典型值)
- 靈活的調光選項:
- 對每個 LED 點進行單獨的開/關控制
- 模擬調光(電流增益控制)
- 為所有 LED 點提供全局 7 階躍最大電流 (MC) 設置
- 3 組 7 位顏色電流 (CC) RGB 設置
- 為每個 LED 點提供單獨的 8 位點電流 (DC) 設置
- 以無可聞噪聲的頻率進行 PWM 調光
- 為所有 LED 點實現(xiàn)全局 8 位 PWM 調光
- 為 LED 點任意映射實現(xiàn) 3 組可編程 8 位 PWM 調光
- 為每個 LED 點實現(xiàn)單獨的 8 位或 16 位 PWM 調光
- 完整的可尋址 SRAM,可更大限度地減少數(shù)據(jù)流量
- 針對各個 LED 點進行開路/短路檢測
- 提供重影消除和低亮度補償功能
- 接口選項:
- 當 IFS = 低電平時采用 1MHz(最大值)I2C 接口
- 當 IFS = 高電平時采用 12MHz(最大值)SPI 接口
LP5860T 是一款大電流、高性能 LED 矩陣驅動器。該器件集成了 18 個具有 N (N = 6/8/11) 個開關 MOSFET 的恒流阱,因此可支持LP5860T 集成了 11 個 MOSFET,從而支持多達 198 個 LED 點或 66 個 RGB LED。
LP5860T 同時支持模擬調光和 PWM 調光方法。對于模擬調光,能夠以 256 個階躍來調節(jié)每個 LED 點。對于 PWM 調光,集成式 8 位或 16 位可配置 PWM 發(fā)生器可實現(xiàn)平滑且無可聞噪聲的調光控制。也可以將每個 LED 點任意映射到 8 位組 PWM,以實現(xiàn)共同調光控制。
LP5860T 器件實現(xiàn)了完整的可尋址 SRAM,從而更大限度地減少數(shù)據(jù)流量。集成了重影消除電路以消除上下重影。LP5860T 還支持 LED 開路和短路檢測功能。LP5860T 同時支持 1MHz(最大值)I2C 和 12MHz(最大值)SPI。
技術文檔
未找到結果。請清除搜索并重試。
查看全部 2 | 頂層文檔 | 類型 | 標題 | 格式選項 | 下載最新的英語版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | LP5860T 具有 8 位模擬以及 8 位或 16 位 PWM 調光功能的 11 × 18 LED 大電流 矩陣驅動器 數(shù)據(jù)表 (Rev. B) | PDF | HTML | 英語版 (Rev.B) | PDF | HTML | 2023年 11月 14日 |
| 證書 | LP5860TEVM EU Declaration of Conformity (DoC) | 2023年 6月 30日 |
設計與開發(fā)
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
評估板
LP5860TEVM — LP5860T 11 x 18 高電流 LED 矩陣驅動器評估模塊
LP5860T 評估模塊展示了 LP5860T LED 矩陣驅動器的所有功能。LP586x 圖形用戶界面 (GUI) 用于將 USB2ANY 連接到 EVM。此 EVM 通過 USB2ANY 接口適配器提供 SPI 和 I2C 輸入。
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環(huán)境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業(yè)內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設計和仿真環(huán)境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設計和仿真環(huán)境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| VQFN (RKP) | 40 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數(shù)、評估模塊或參考設計。