DAC12DL3200

正在供貨

12 位、低延遲、雙通道 3.2GSPS 或單通道 6.4GSPS 射頻采樣 DAC(LVDS 接口)

產(chǎn)品詳情

Resolution (Bits) 12 Number of DAC channels 1, 2 Interface type DDR LVDS, Parallel LVDS Sample/update rate (Msps) 3200, 6400 Features Ultra High Speed Rating Catalog Interpolation 1x Power consumption (typ) (mW) 1400 SFDR (dB) 80 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Ext, Int
Resolution (Bits) 12 Number of DAC channels 1, 2 Interface type DDR LVDS, Parallel LVDS Sample/update rate (Msps) 3200, 6400 Features Ultra High Speed Rating Catalog Interpolation 1x Power consumption (typ) (mW) 1400 SFDR (dB) 80 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Ext, Int
FCBGA (ACF) 256 289 mm2 17 x 17 FCBGA (ALJ) 256 289 mm2 17 x 17
  • 12 位分辨率
  • 最大輸入和輸出采樣率:
    • 單通道采樣率高達(dá) 6.4GSPS
    • 雙通道采樣率高達(dá) 3.2GSPS
  • 多奈奎斯特工作模式:
    • 單通道模式:NRZ、RTZ、RF
    • 雙通道模式:NRZ、RTZ、RF、2xRF
  • 通過器件的延遲較低:6ns 至 8ns
  • 為低延遲接收器 ADC12DL3200 提供合適的發(fā)送功能
    • DAC 和 ADC 總延遲 < 15ns(不包括 FPGA)
  • 并行 DDR LVDS 接口:
    • 源同步接口可簡(jiǎn)化時(shí)序:
    • 24 或 48 個(gè)速率高達(dá) 1.6Gbps 的 LVDS 對(duì)
    • 每個(gè) 12 位總線有 1 個(gè) LVDS DDR 時(shí)鐘
  • 輸出頻率范圍:> 8GHz
  • 滿量程電流:21mA
  • 簡(jiǎn)化時(shí)鐘和同步
    • SYSREF 窗口化可簡(jiǎn)化設(shè)置和保持時(shí)間
  • 片上直接數(shù)字合成器 (DDS)
    • 單音和雙音正弦波生成
    • 32 x 32 位數(shù)控振蕩器
    • 快速跳頻功能 (< 500ns)
    • 同步 CMOS 頻率/相位輸入
  • fOUT = 4.703GHz、6.4GSPS、射頻模式下的性能
    • 輸出功率:-3dBm
    • 本底噪聲(70MHz 偏移):-147dBc/Hz
    • SFDR:60dBc
  • 電源:1.0V、1.8V、–1.8V
  • 功耗:1.49W(雙通道、射頻模式、3.2GSPS)
  • 封裝:256 焊球 FCBGA(17x17mm,1mm 間距)
  • 12 位分辨率
  • 最大輸入和輸出采樣率:
    • 單通道采樣率高達(dá) 6.4GSPS
    • 雙通道采樣率高達(dá) 3.2GSPS
  • 多奈奎斯特工作模式:
    • 單通道模式:NRZ、RTZ、RF
    • 雙通道模式:NRZ、RTZ、RF、2xRF
  • 通過器件的延遲較低:6ns 至 8ns
  • 為低延遲接收器 ADC12DL3200 提供合適的發(fā)送功能
    • DAC 和 ADC 總延遲 < 15ns(不包括 FPGA)
  • 并行 DDR LVDS 接口:
    • 源同步接口可簡(jiǎn)化時(shí)序:
    • 24 或 48 個(gè)速率高達(dá) 1.6Gbps 的 LVDS 對(duì)
    • 每個(gè) 12 位總線有 1 個(gè) LVDS DDR 時(shí)鐘
  • 輸出頻率范圍:> 8GHz
  • 滿量程電流:21mA
  • 簡(jiǎn)化時(shí)鐘和同步
    • SYSREF 窗口化可簡(jiǎn)化設(shè)置和保持時(shí)間
  • 片上直接數(shù)字合成器 (DDS)
    • 單音和雙音正弦波生成
    • 32 x 32 位數(shù)控振蕩器
    • 快速跳頻功能 (< 500ns)
    • 同步 CMOS 頻率/相位輸入
  • fOUT = 4.703GHz、6.4GSPS、射頻模式下的性能
    • 輸出功率:-3dBm
    • 本底噪聲(70MHz 偏移):-147dBc/Hz
    • SFDR:60dBc
  • 電源:1.0V、1.8V、–1.8V
  • 功耗:1.49W(雙通道、射頻模式、3.2GSPS)
  • 封裝:256 焊球 FCBGA(17x17mm,1mm 間距)

DAC12DL3200 是一款延遲非常低的雙通道射頻采樣數(shù)模轉(zhuǎn)換器 (DAC),輸入和輸出速率在雙通道模式下高達(dá) 3.2GSPS,或在單通道模式下高達(dá) 6.4GSPS。當(dāng)使用多種奈奎斯特輸出模式時(shí),DAC 可以在接近 8GHz 的載波頻率下傳輸超過 2GHz 的信號(hào)帶寬。高輸出頻率范圍支持在 C 頻帶 (8GHz) 及以上的帶寬下直接采樣。

DAC12DL3200 可用作雙通道模式下的 I/Q 基帶 DAC。高采樣率和輸出頻率范圍還使 DAC12DL3200 能夠支持任意波形生成和直接數(shù)字合成 (DDS)。集成 DDS 塊可在片上實(shí)現(xiàn)單音和雙音生成。

DAC12DL3200 具有并行 LVDS 接口,該接口包含多達(dá) 48 個(gè) LVDS 對(duì)和 4 個(gè) DDR LVDS 時(shí)鐘。選通信號(hào)用于同步可通過最低有效位 (LSB) 或?qū)S眠x通 LVDS 通道發(fā)送的接口。每個(gè) LVDS 對(duì)可高達(dá) 1.6Gbps。使用同步信號(hào) (SYSREF) 支持多器件同步,多器件同步與 JESD204B/C 時(shí)鐘器件兼容。SYSREF 窗口化簡(jiǎn)化了多器件系統(tǒng)中的同步。

DAC12DL3200 是一款延遲非常低的雙通道射頻采樣數(shù)模轉(zhuǎn)換器 (DAC),輸入和輸出速率在雙通道模式下高達(dá) 3.2GSPS,或在單通道模式下高達(dá) 6.4GSPS。當(dāng)使用多種奈奎斯特輸出模式時(shí),DAC 可以在接近 8GHz 的載波頻率下傳輸超過 2GHz 的信號(hào)帶寬。高輸出頻率范圍支持在 C 頻帶 (8GHz) 及以上的帶寬下直接采樣。

DAC12DL3200 可用作雙通道模式下的 I/Q 基帶 DAC。高采樣率和輸出頻率范圍還使 DAC12DL3200 能夠支持任意波形生成和直接數(shù)字合成 (DDS)。集成 DDS 塊可在片上實(shí)現(xiàn)單音和雙音生成。

DAC12DL3200 具有并行 LVDS 接口,該接口包含多達(dá) 48 個(gè) LVDS 對(duì)和 4 個(gè) DDR LVDS 時(shí)鐘。選通信號(hào)用于同步可通過最低有效位 (LSB) 或?qū)S眠x通 LVDS 通道發(fā)送的接口。每個(gè) LVDS 對(duì)可高達(dá) 1.6Gbps。使用同步信號(hào) (SYSREF) 支持多器件同步,多器件同步與 JESD204B/C 時(shí)鐘器件兼容。SYSREF 窗口化簡(jiǎn)化了多器件系統(tǒng)中的同步。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能與比較器件相似
DAC3162 正在供貨 雙通道、12 位、500MSPS 數(shù)模轉(zhuǎn)換器 (DAC) Same resolution, 500-MSPS sample rate, small, low latency, and low power

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 4
頂層文檔 類型 標(biāo)題 格式選項(xiàng) 下載最新的英語(yǔ)版本 日期
* 數(shù)據(jù)表 DAC12DL3200 具有低延遲 LVDS 接口的高達(dá) 6.4GSPS 單通道或 3.2GSPS 雙通道 12 位數(shù)模轉(zhuǎn)換器 (DAC) 數(shù)據(jù)表 (Rev. B) PDF | HTML 英語(yǔ)版 (Rev.B) PDF | HTML 2022年 7月 1日
用戶指南 DAC12DL3200 評(píng)估模塊 (Rev. A) PDF | HTML 英語(yǔ)版 (Rev.A) PDF | HTML 2022年 7月 7日
應(yīng)用手冊(cè) 所選封裝材料的熱學(xué)和電學(xué)性質(zhì) 2008年 10月 16日
應(yīng)用手冊(cè) 高速數(shù)據(jù)轉(zhuǎn)換 英語(yǔ)版 2008年 10月 16日

設(shè)計(jì)與開發(fā)

如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁(yè)面查看(如有)。

評(píng)估板

DAC12DL3200EVM — DAC12DL3200 12 位雙通道 3.2GSPS 或單通道 6.4GSPS 射頻采樣 DAC 評(píng)估模塊

DAC12DL3200 評(píng)估模塊 (EVM) 是用于評(píng)估 DAC12DL3200 的平臺(tái),這是一個(gè)延遲非常低的雙通道 12 位射頻采樣數(shù)模轉(zhuǎn)換器 (DAC),能夠在雙通道模式下以高達(dá) 3.2GSPS 的采樣率運(yùn)行,或在單通道模式下以高達(dá) 6.4GSPS 的采樣率運(yùn)行。

當(dāng)使用多種奈奎斯特輸出模式時(shí),DAC12DL3200 可以在接近 8GHz 的載波頻率下傳輸超過 2GHz 的信號(hào)帶寬。DAC12DL3200EVM 器件的輸入數(shù)據(jù)通過高速低壓差分信號(hào) (LVDS) 接口傳輸。

此 EVM 中包含 LMX2592 時(shí)鐘合成器和 LMK04828 JESD204B 時(shí)鐘生成器,可以將其配置為超低抖動(dòng) (...)

用戶指南: PDF | HTML
英語(yǔ)版 (Rev.A): PDF | HTML
TI.com 上無(wú)現(xiàn)貨
仿真模型

DAC12DL3200 IBIS Model

SBAM482.ZIP (15 KB) - IBIS Model
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具

PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫(kù)之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?

在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
封裝 引腳 CAD 符號(hào)、封裝和 3D 模型
FCBGA (ACF) 256 Ultra Librarian
FCBGA (ALJ) 256 Ultra Librarian

訂購(gòu)和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識(shí)
  • 引腳鍍層/焊球材料
  • MSL 等級(jí)/回流焊峰值溫度
  • MTBF/時(shí)基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測(cè)
包含信息:
  • 制造廠地點(diǎn)
  • 封裝廠地點(diǎn)

推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。

支持和培訓(xùn)

可獲得 TI 工程師技術(shù)支持的 TI E2E? 論壇

所有內(nèi)容均由 TI 和社區(qū)貢獻(xiàn)者按“原樣”提供,并不構(gòu)成 TI 規(guī)范。請(qǐng)參閱使用條款。

如果您對(duì)質(zhì)量、包裝或訂購(gòu) TI 產(chǎn)品有疑問,請(qǐng)參閱 TI 支持。??????????????

視頻