ADC34J22

正在供貨

四通道、12 位、50MSPS 模數(shù)轉(zhuǎn)換器 (ADC)

產(chǎn)品詳情

Sample rate (max) (Msps) 50 Resolution (Bits) 12 Number of input channels 4 Interface type JESD204B Analog input BW (MHz) 450 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 491 Architecture Pipeline SNR (dB) 70.5 ENOB (Bits) 11.4 SFDR (dB) 95 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 50 Resolution (Bits) 12 Number of input channels 4 Interface type JESD204B Analog input BW (MHz) 450 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 491 Architecture Pipeline SNR (dB) 70.5 ENOB (Bits) 11.4 SFDR (dB) 95 Operating temperature range (°C) -40 to 85 Input buffer No
VQFN (RGZ) 48 49 mm2 7 x 7
  • 四通道
  • 12 位分辨率
  • 1.8V 單電源
  • 支持 1 分頻,2 分頻和 4 分頻的靈活輸入時(shí)鐘緩沖器

  • fIN = 70MHz 時(shí),信噪比 (SNR) = 69.6dBFS,無(wú)雜散動(dòng)態(tài)范圍 (SFDR) = 86dBc
  • 超低功耗:
    • 160MSPS 時(shí)為每通道 203mW
  • 通道隔離:105dB
  • 內(nèi)部抖動(dòng)
  • JESD204B 串口:
    • 兼容子類(lèi) 0、1、2,速率最高達(dá) 3.2Gbps
    • 支持每個(gè) ADC 一條通道(高達(dá) 160MSPS)
  • 支持多芯片同步
  • 與 14 位版本器件引腳到引腳兼容
  • 封裝:超薄四方扁平無(wú)引線 (VQFN)-48 (7mm x 7mm)

應(yīng)用

  • 多載波、多模式蜂窩基站
  • 雷達(dá)和智能天線陣列
  • 炮彈制導(dǎo)
  • 電機(jī)控制反饋
  • 網(wǎng)絡(luò)和矢量分析器
  • 通信測(cè)試設(shè)備
  • 無(wú)損檢測(cè)
  • 微波接收器
  • 軟件定義無(wú)線電 (SDR)
  • 正交和分集無(wú)線電接收器

All trademarks are the property of their respective owners.

  • 四通道
  • 12 位分辨率
  • 1.8V 單電源
  • 支持 1 分頻,2 分頻和 4 分頻的靈活輸入時(shí)鐘緩沖器

  • fIN = 70MHz 時(shí),信噪比 (SNR) = 69.6dBFS,無(wú)雜散動(dòng)態(tài)范圍 (SFDR) = 86dBc
  • 超低功耗:
    • 160MSPS 時(shí)為每通道 203mW
  • 通道隔離:105dB
  • 內(nèi)部抖動(dòng)
  • JESD204B 串口:
    • 兼容子類(lèi) 0、1、2,速率最高達(dá) 3.2Gbps
    • 支持每個(gè) ADC 一條通道(高達(dá) 160MSPS)
  • 支持多芯片同步
  • 與 14 位版本器件引腳到引腳兼容
  • 封裝:超薄四方扁平無(wú)引線 (VQFN)-48 (7mm x 7mm)

應(yīng)用

  • 多載波、多模式蜂窩基站
  • 雷達(dá)和智能天線陣列
  • 炮彈制導(dǎo)
  • 電機(jī)控制反饋
  • 網(wǎng)絡(luò)和矢量分析器
  • 通信測(cè)試設(shè)備
  • 無(wú)損檢測(cè)
  • 微波接收器
  • 軟件定義無(wú)線電 (SDR)
  • 正交和分集無(wú)線電接收器

All trademarks are the property of their respective owners.

ADC34J2x 屬于高線性度、超低功耗、雙通道、12 位、50MSPS 至 160MSPS 模數(shù)轉(zhuǎn)換器 (ADC) 系列。 此類(lèi)器件專(zhuān)門(mén)設(shè)計(jì)用于支持具有寬動(dòng)態(tài)范圍需求且要求苛刻的高輸入頻率信號(hào)。 當(dāng) SYSREF 輸入實(shí)現(xiàn)整個(gè)系統(tǒng)同步時(shí),時(shí)鐘輸入分頻器將給予系統(tǒng)時(shí)鐘架構(gòu)設(shè)計(jì)更高的靈活性。 該器件支持 JESD204B 接口,從而減少接口線路的數(shù)量,實(shí)現(xiàn)高系統(tǒng)集成度。 JESD204B 接口是串行接口,僅通過(guò)一個(gè)差分對(duì)即可串行輸出每個(gè) ADC 的數(shù)據(jù)。 內(nèi)部鎖相環(huán) (PLL) 會(huì)將傳入的 ADC 采樣時(shí)鐘乘以 20,以獲得串行輸出各通道的 12 位數(shù)據(jù)時(shí)所使用的位時(shí)鐘。 該器件支持子類(lèi) 1,接口速率高達(dá) 3.2Gbps。

ADC34J2x 屬于高線性度、超低功耗、雙通道、12 位、50MSPS 至 160MSPS 模數(shù)轉(zhuǎn)換器 (ADC) 系列。 此類(lèi)器件專(zhuān)門(mén)設(shè)計(jì)用于支持具有寬動(dòng)態(tài)范圍需求且要求苛刻的高輸入頻率信號(hào)。 當(dāng) SYSREF 輸入實(shí)現(xiàn)整個(gè)系統(tǒng)同步時(shí),時(shí)鐘輸入分頻器將給予系統(tǒng)時(shí)鐘架構(gòu)設(shè)計(jì)更高的靈活性。 該器件支持 JESD204B 接口,從而減少接口線路的數(shù)量,實(shí)現(xiàn)高系統(tǒng)集成度。 JESD204B 接口是串行接口,僅通過(guò)一個(gè)差分對(duì)即可串行輸出每個(gè) ADC 的數(shù)據(jù)。 內(nèi)部鎖相環(huán) (PLL) 會(huì)將傳入的 ADC 采樣時(shí)鐘乘以 20,以獲得串行輸出各通道的 12 位數(shù)據(jù)時(shí)所使用的位時(shí)鐘。 該器件支持子類(lèi) 1,接口速率高達(dá) 3.2Gbps。

下載 觀看帶字幕的視頻 視頻

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門(mén)文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 1
頂層文檔 類(lèi)型 標(biāo)題 格式選項(xiàng) 下載最新的英語(yǔ)版本 日期
* 數(shù)據(jù)表 ADC34J2x 具有 JESD204B 接口的四通道 12 位 50MSPS 至 160MSPS 模數(shù)轉(zhuǎn)換器 數(shù)據(jù)表 (Rev. A) PDF | HTML 英語(yǔ)版 (Rev.A) PDF | HTML 2015年 2月 27日

設(shè)計(jì)與開(kāi)發(fā)

如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁(yè)面查看(如有)。

評(píng)估板

DEV-ADC34J22 — DEV-ADC34J22 評(píng)估模塊

DEV-ADC34J22 是一款四通道 50MSPS ADC 模塊,旨在與 Altera HSMC 標(biāo)準(zhǔn)接軌。DEV-ADC34J22 采用 TI 符合 JESD204B 標(biāo)準(zhǔn)的全新 ADC34J22 模數(shù)轉(zhuǎn)換器 (ADC),結(jié)合使用 TI LMK04828 抖動(dòng)清除器的時(shí)鐘調(diào)節(jié)功能。它可通過(guò) TI 的 THS4541 850MHz 帶寬全差動(dòng)放大器,在 2 個(gè)通道(共 4 個(gè))中提供單端直流耦合輸入。

該模塊可提供 6 個(gè)前面板 SMA 連接器:1 個(gè) EXT 觸發(fā)器、1 個(gè) EXT 時(shí)鐘和 4 個(gè)模擬輸入通道,同時(shí)提供一個(gè)用于單獨(dú)時(shí)鐘生成的板載 10MHz TCXO,其 100MHz (...)

來(lái)源:Dallas Logic Corporation
固件

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

支持的產(chǎn)品和硬件

支持的產(chǎn)品和硬件

仿真模型

ADC34J45 IBIS Model

SBAM204.ZIP (79 KB) - IBIS Model
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具

PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫(kù)之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開(kāi)發(fā)成本。?

在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
參考設(shè)計(jì)

TIDA-00294 — 適用于高速 ADC 的 Dallas Logic Corp 高性能有源接口參考設(shè)計(jì)

此參考設(shè)計(jì)由 Dallas Logic Corp 提供,使用 ADC34J22 12b 50MSPS JESD204B 數(shù)據(jù)轉(zhuǎn)換器和 THS4541 全差分放大器,展示如何設(shè)計(jì)適用于高速 ADC 的高性能有源接口。此類(lèi)電路可用于傳感器前端、電機(jī)控制以及測(cè)試和測(cè)量應(yīng)用??烧故倦娐纺P秃驮O(shè)計(jì)公式的推算結(jié)果,以及 PCB 上的實(shí)際實(shí)施情況??商峁┥鲜鰧?shí)施情況的結(jié)果,以便展示與無(wú)源交流耦合變壓器接口相比極其相似的性能。
來(lái)源:Dallas Logic Corporation
設(shè)計(jì)指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號(hào)、封裝和 3D 模型
VQFN (RGZ) 48 Ultra Librarian

訂購(gòu)和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識(shí)
  • 引腳鍍層/焊球材料
  • MSL 等級(jí)/回流焊峰值溫度
  • MTBF/時(shí)基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測(cè)
包含信息:
  • 制造廠地點(diǎn)
  • 封裝廠地點(diǎn)

推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。

支持和培訓(xùn)

可獲得 TI 工程師技術(shù)支持的 TI E2E? 論壇

所有內(nèi)容均由 TI 和社區(qū)貢獻(xiàn)者按“原樣”提供,并不構(gòu)成 TI 規(guī)范。請(qǐng)參閱使用條款。

如果您對(duì)質(zhì)量、包裝或訂購(gòu) TI 產(chǎn)品有疑問(wèn),請(qǐng)參閱 TI 支持。??????????????

視頻