ZHCADN1A November 2023 – September 2024 TAA5212 , TAA5242 , TAA5412-Q1 , TAC5111 , TAC5111-Q1 , TAC5112 , TAC5112-Q1 , TAC5211 , TAC5212 , TAC5301-Q1 , TAC5311-Q1 , TAC5312-Q1 , TAC5412-Q1 , TAD5112 , TAD5112-Q1 , TAD5142 , TAD5212 , TAD5212-Q1 , TAD5242
本文檔適用于以下器件型號(hào):
TAC5212、TAC5112、TAC5211、TAC5111、TAA5212、TAD5212、TAD5112、TAC5412-Q1、TAC5411-Q1、TAC5312-Q1、TAC5311-Q1、TAC5212-Q1、TAC5211-Q1、TAC5112-Q1、TAC5111-Q1、TAA5412-Q1、TAD5212-Q1、TAD5112-Q1、TAA5242、TAD5142、TAD5242
這些器件具有智能自動(dòng)配置模塊,可生成 ADC 和 DAC 電路以及用于信號(hào)處理的數(shù)字濾波器引擎所需的所有必要內(nèi)部時(shí)鐘。該配置通過監(jiān)測音頻總線上 FSYNC 和 BCLK 信號(hào)的頻率來實(shí)現(xiàn)。該器件支持(FSYNC 信號(hào)頻率的)各種數(shù)據(jù)采樣率和 BCLK 與 FSYNC 之比,以便在內(nèi)部配置所有時(shí)鐘分頻器(包括 PLL 配置),而無需主機(jī)編程。